1; RUN: opt -S -mtriple=amdgcn-unknown-amdhsa -inline --inline-threshold=1 < %s | FileCheck %s 2; RUN: opt -S -mtriple=amdgcn-unknown-amdhsa -passes=inline --inline-threshold=1 < %s | FileCheck %s 3 4define hidden <16 x i32> @div_vecbonus(<16 x i32> %x, <16 x i32> %y) { 5entry: 6 %div.1 = udiv <16 x i32> %x, %y 7 %div.2 = udiv <16 x i32> %div.1, %y 8 %div.3 = udiv <16 x i32> %div.2, %y 9 %div.4 = udiv <16 x i32> %div.3, %y 10 %div.5 = udiv <16 x i32> %div.4, %y 11 %div.6 = udiv <16 x i32> %div.5, %y 12 %div.7 = udiv <16 x i32> %div.6, %y 13 %div.8 = udiv <16 x i32> %div.7, %y 14 %div.9 = udiv <16 x i32> %div.8, %y 15 %div.10 = udiv <16 x i32> %div.9, %y 16 %div.11 = udiv <16 x i32> %div.10, %y 17 %div.12 = udiv <16 x i32> %div.11, %y 18 ret <16 x i32> %div.12 19} 20 21; CHECK-LABEL: define amdgpu_kernel void @caller_vecbonus 22; CHECK-NOT: udiv 23; CHECK: tail call <16 x i32> @div_vecbonus 24; CHECK: ret void 25define amdgpu_kernel void @caller_vecbonus(<16 x i32> addrspace(1)* nocapture %x, <16 x i32> addrspace(1)* nocapture readonly %y) { 26entry: 27 %tmp = load <16 x i32>, <16 x i32> addrspace(1)* %x 28 %tmp1 = load <16 x i32>, <16 x i32> addrspace(1)* %y 29 %div.i = tail call <16 x i32> @div_vecbonus(<16 x i32> %tmp, <16 x i32> %tmp1) 30 store <16 x i32> %div.i, <16 x i32> addrspace(1)* %x 31 ret void 32} 33