1b2441318SGreg Kroah-Hartman /* SPDX-License-Identifier: GPL-2.0 */
28369ae33SRafał Miłecki #ifndef LINUX_BCMA_DRIVER_CC_H_
38369ae33SRafał Miłecki #define LINUX_BCMA_DRIVER_CC_H_
48369ae33SRafał Miłecki 
5a4855f39SHauke Mehrtens #include <linux/platform_device.h>
602d1d0e4SFlorian Fainelli #include <linux/platform_data/brcmnand.h>
7*2b6c0e15SLinus Walleij #include <linux/gpio/driver.h>
8a4855f39SHauke Mehrtens 
98369ae33SRafał Miłecki /** ChipCommon core registers. **/
108369ae33SRafał Miłecki #define BCMA_CC_ID			0x0000
118369ae33SRafał Miłecki #define  BCMA_CC_ID_ID			0x0000FFFF
128369ae33SRafał Miłecki #define  BCMA_CC_ID_ID_SHIFT		0
138369ae33SRafał Miłecki #define  BCMA_CC_ID_REV			0x000F0000
148369ae33SRafał Miłecki #define  BCMA_CC_ID_REV_SHIFT		16
158369ae33SRafał Miłecki #define  BCMA_CC_ID_PKG			0x00F00000
168369ae33SRafał Miłecki #define  BCMA_CC_ID_PKG_SHIFT		20
178369ae33SRafał Miłecki #define  BCMA_CC_ID_NRCORES		0x0F000000
188369ae33SRafał Miłecki #define  BCMA_CC_ID_NRCORES_SHIFT	24
198369ae33SRafał Miłecki #define  BCMA_CC_ID_TYPE		0xF0000000
208369ae33SRafał Miłecki #define  BCMA_CC_ID_TYPE_SHIFT		28
218369ae33SRafał Miłecki #define BCMA_CC_CAP			0x0004		/* Capabilities */
228369ae33SRafał Miłecki #define  BCMA_CC_CAP_NRUART		0x00000003	/* # of UARTs */
238369ae33SRafał Miłecki #define  BCMA_CC_CAP_MIPSEB		0x00000004	/* MIPS in BigEndian Mode */
248369ae33SRafał Miłecki #define  BCMA_CC_CAP_UARTCLK		0x00000018	/* UART clock select */
258369ae33SRafał Miłecki #define   BCMA_CC_CAP_UARTCLK_INT	0x00000008	/* UARTs are driven by internal divided clock */
268369ae33SRafał Miłecki #define  BCMA_CC_CAP_UARTGPIO		0x00000020	/* UARTs on GPIO 15-12 */
278369ae33SRafał Miłecki #define  BCMA_CC_CAP_EXTBUS		0x000000C0	/* External buses present */
288369ae33SRafał Miłecki #define  BCMA_CC_CAP_FLASHT		0x00000700	/* Flash Type */
298369ae33SRafał Miłecki #define   BCMA_CC_FLASHT_NONE		0x00000000	/* No flash */
308369ae33SRafał Miłecki #define   BCMA_CC_FLASHT_STSER		0x00000100	/* ST serial flash */
318369ae33SRafał Miłecki #define   BCMA_CC_FLASHT_ATSER		0x00000200	/* Atmel serial flash */
3297cc019eSRafał Miłecki #define   BCMA_CC_FLASHT_NAND		0x00000300	/* NAND flash */
338369ae33SRafał Miłecki #define	  BCMA_CC_FLASHT_PARA		0x00000700	/* Parallel flash */
348369ae33SRafał Miłecki #define  BCMA_CC_CAP_PLLT		0x00038000	/* PLL Type */
358369ae33SRafał Miłecki #define   BCMA_PLLTYPE_NONE		0x00000000
368369ae33SRafał Miłecki #define   BCMA_PLLTYPE_1		0x00010000	/* 48Mhz base, 3 dividers */
378369ae33SRafał Miłecki #define   BCMA_PLLTYPE_2		0x00020000	/* 48Mhz, 4 dividers */
388369ae33SRafał Miłecki #define   BCMA_PLLTYPE_3		0x00030000	/* 25Mhz, 2 dividers */
398369ae33SRafał Miłecki #define   BCMA_PLLTYPE_4		0x00008000	/* 48Mhz, 4 dividers */
408369ae33SRafał Miłecki #define   BCMA_PLLTYPE_5		0x00018000	/* 25Mhz, 4 dividers */
418369ae33SRafał Miłecki #define   BCMA_PLLTYPE_6		0x00028000	/* 100/200 or 120/240 only */
428369ae33SRafał Miłecki #define   BCMA_PLLTYPE_7		0x00038000	/* 25Mhz, 4 dividers */
438369ae33SRafał Miłecki #define  BCMA_CC_CAP_PCTL		0x00040000	/* Power Control */
448369ae33SRafał Miłecki #define  BCMA_CC_CAP_OTPS		0x00380000	/* OTP size */
458369ae33SRafał Miłecki #define  BCMA_CC_CAP_OTPS_SHIFT		19
468369ae33SRafał Miłecki #define  BCMA_CC_CAP_OTPS_BASE		5
478369ae33SRafał Miłecki #define  BCMA_CC_CAP_JTAGM		0x00400000	/* JTAG master present */
488369ae33SRafał Miłecki #define  BCMA_CC_CAP_BROM		0x00800000	/* Internal boot ROM active */
498369ae33SRafał Miłecki #define  BCMA_CC_CAP_64BIT		0x08000000	/* 64-bit Backplane */
508369ae33SRafał Miłecki #define  BCMA_CC_CAP_PMU		0x10000000	/* PMU available (rev >= 20) */
518369ae33SRafał Miłecki #define  BCMA_CC_CAP_ECI		0x20000000	/* ECI available (rev >= 20) */
528369ae33SRafał Miłecki #define  BCMA_CC_CAP_SPROM		0x40000000	/* SPROM present */
537eea1a23SRafał Miłecki #define  BCMA_CC_CAP_NFLASH		0x80000000	/* NAND flash present (rev >= 35 or BCM4706?) */
548369ae33SRafał Miłecki #define BCMA_CC_CORECTL			0x0008
558369ae33SRafał Miłecki #define  BCMA_CC_CORECTL_UARTCLK0	0x00000001	/* Drive UART with internal clock */
568369ae33SRafał Miłecki #define	 BCMA_CC_CORECTL_SE		0x00000002	/* sync clk out enable (corerev >= 3) */
578369ae33SRafał Miłecki #define  BCMA_CC_CORECTL_UARTCLKEN	0x00000008	/* UART clock enable (rev >= 21) */
588369ae33SRafał Miłecki #define BCMA_CC_BIST			0x000C
598369ae33SRafał Miłecki #define BCMA_CC_OTPS			0x0010		/* OTP status */
608369ae33SRafał Miłecki #define	 BCMA_CC_OTPS_PROGFAIL		0x80000000
618369ae33SRafał Miłecki #define	 BCMA_CC_OTPS_PROTECT		0x00000007
628369ae33SRafał Miłecki #define	 BCMA_CC_OTPS_HW_PROTECT	0x00000001
638369ae33SRafał Miłecki #define	 BCMA_CC_OTPS_SW_PROTECT	0x00000002
648369ae33SRafał Miłecki #define	 BCMA_CC_OTPS_CID_PROTECT	0x00000004
6510d8493cSArend van Spriel #define  BCMA_CC_OTPS_GU_PROG_IND	0x00000F00	/* General Use programmed indication */
6610d8493cSArend van Spriel #define  BCMA_CC_OTPS_GU_PROG_IND_SHIFT	8
6710d8493cSArend van Spriel #define  BCMA_CC_OTPS_GU_PROG_HW	0x00000100	/* HW region programmed */
688369ae33SRafał Miłecki #define BCMA_CC_OTPC			0x0014		/* OTP control */
698369ae33SRafał Miłecki #define	 BCMA_CC_OTPC_RECWAIT		0xFF000000
708369ae33SRafał Miłecki #define	 BCMA_CC_OTPC_PROGWAIT		0x00FFFF00
718369ae33SRafał Miłecki #define	 BCMA_CC_OTPC_PRW_SHIFT		8
728369ae33SRafał Miłecki #define	 BCMA_CC_OTPC_MAXFAIL		0x00000038
738369ae33SRafał Miłecki #define	 BCMA_CC_OTPC_VSEL		0x00000006
748369ae33SRafał Miłecki #define	 BCMA_CC_OTPC_SELVL		0x00000001
758369ae33SRafał Miłecki #define BCMA_CC_OTPP			0x0018		/* OTP prog */
768369ae33SRafał Miłecki #define	 BCMA_CC_OTPP_COL		0x000000FF
778369ae33SRafał Miłecki #define	 BCMA_CC_OTPP_ROW		0x0000FF00
788369ae33SRafał Miłecki #define	 BCMA_CC_OTPP_ROW_SHIFT		8
798369ae33SRafał Miłecki #define	 BCMA_CC_OTPP_READERR		0x10000000
808369ae33SRafał Miłecki #define	 BCMA_CC_OTPP_VALUE		0x20000000
818369ae33SRafał Miłecki #define	 BCMA_CC_OTPP_READ		0x40000000
828369ae33SRafał Miłecki #define	 BCMA_CC_OTPP_START		0x80000000
838369ae33SRafał Miłecki #define	 BCMA_CC_OTPP_BUSY		0x80000000
8410d8493cSArend van Spriel #define BCMA_CC_OTPL			0x001C		/* OTP layout */
8510d8493cSArend van Spriel #define  BCMA_CC_OTPL_GURGN_OFFSET	0x00000FFF	/* offset of general use region */
868369ae33SRafał Miłecki #define BCMA_CC_IRQSTAT			0x0020
878369ae33SRafał Miłecki #define BCMA_CC_IRQMASK			0x0024
888369ae33SRafał Miłecki #define	 BCMA_CC_IRQ_GPIO		0x00000001	/* gpio intr */
898369ae33SRafał Miłecki #define	 BCMA_CC_IRQ_EXT		0x00000002	/* ro: ext intr pin (corerev >= 3) */
908369ae33SRafał Miłecki #define	 BCMA_CC_IRQ_WDRESET		0x80000000	/* watchdog reset occurred */
918369ae33SRafał Miłecki #define BCMA_CC_CHIPCTL			0x0028		/* Rev >= 11 only */
928369ae33SRafał Miłecki #define BCMA_CC_CHIPSTAT		0x002C		/* Rev >= 11 only */
9310d8493cSArend van Spriel #define  BCMA_CC_CHIPST_4313_SPROM_PRESENT	1
9410d8493cSArend van Spriel #define  BCMA_CC_CHIPST_4313_OTP_PRESENT	2
9510d8493cSArend van Spriel #define  BCMA_CC_CHIPST_4331_SPROM_PRESENT	2
9610d8493cSArend van Spriel #define  BCMA_CC_CHIPST_4331_OTP_PRESENT	4
97c263c2c1SRafał Miłecki #define  BCMA_CC_CHIPST_43228_ILP_DIV_EN	0x00000001
98c263c2c1SRafał Miłecki #define  BCMA_CC_CHIPST_43228_OTP_PRESENT	0x00000002
99c263c2c1SRafał Miłecki #define  BCMA_CC_CHIPST_43228_SERDES_REFCLK_PADSEL	0x00000004
100c263c2c1SRafał Miłecki #define  BCMA_CC_CHIPST_43228_SDIO_MODE		0x00000008
101c263c2c1SRafał Miłecki #define  BCMA_CC_CHIPST_43228_SDIO_OTP_PRESENT	0x00000010
102c263c2c1SRafał Miłecki #define  BCMA_CC_CHIPST_43228_SDIO_RESET	0x00000020
103650cef38SHauke Mehrtens #define  BCMA_CC_CHIPST_4706_PKG_OPTION		BIT(0) /* 0: full-featured package 1: low-cost package */
104650cef38SHauke Mehrtens #define  BCMA_CC_CHIPST_4706_SFLASH_PRESENT	BIT(1) /* 0: parallel, 1: serial flash is present */
105650cef38SHauke Mehrtens #define  BCMA_CC_CHIPST_4706_SFLASH_TYPE	BIT(2) /* 0: 8b-p/ST-s flash, 1: 16b-p/Atmal-s flash */
106650cef38SHauke Mehrtens #define  BCMA_CC_CHIPST_4706_MIPS_BENDIAN	BIT(3) /* 0: little, 1: big endian */
107650cef38SHauke Mehrtens #define  BCMA_CC_CHIPST_4706_PCIE1_DISABLE	BIT(5) /* PCIE1 enable strap pin */
1083213e1a5SRafał Miłecki #define  BCMA_CC_CHIPST_5357_NAND_BOOT		BIT(4) /* NAND boot, valid for CC rev 38 and/or BCM5357 */
109d6b688cfSHauke Mehrtens #define  BCMA_CC_CHIPST_4360_XTAL_40MZ		0x00000001
1108369ae33SRafał Miłecki #define BCMA_CC_JCMD			0x0030		/* Rev >= 10 only */
1118369ae33SRafał Miłecki #define  BCMA_CC_JCMD_START		0x80000000
1128369ae33SRafał Miłecki #define  BCMA_CC_JCMD_BUSY		0x80000000
1138369ae33SRafał Miłecki #define  BCMA_CC_JCMD_PAUSE		0x40000000
1148369ae33SRafał Miłecki #define  BCMA_CC_JCMD0_ACC_MASK		0x0000F000
1158369ae33SRafał Miłecki #define  BCMA_CC_JCMD0_ACC_IRDR		0x00000000
1168369ae33SRafał Miłecki #define  BCMA_CC_JCMD0_ACC_DR		0x00001000
1178369ae33SRafał Miłecki #define  BCMA_CC_JCMD0_ACC_IR		0x00002000
1188369ae33SRafał Miłecki #define  BCMA_CC_JCMD0_ACC_RESET	0x00003000
1198369ae33SRafał Miłecki #define  BCMA_CC_JCMD0_ACC_IRPDR	0x00004000
1208369ae33SRafał Miłecki #define  BCMA_CC_JCMD0_ACC_PDR		0x00005000
1218369ae33SRafał Miłecki #define  BCMA_CC_JCMD0_IRW_MASK		0x00000F00
1228369ae33SRafał Miłecki #define  BCMA_CC_JCMD_ACC_MASK		0x000F0000	/* Changes for corerev 11 */
1238369ae33SRafał Miłecki #define  BCMA_CC_JCMD_ACC_IRDR		0x00000000
1248369ae33SRafał Miłecki #define  BCMA_CC_JCMD_ACC_DR		0x00010000
1258369ae33SRafał Miłecki #define  BCMA_CC_JCMD_ACC_IR		0x00020000
1268369ae33SRafał Miłecki #define  BCMA_CC_JCMD_ACC_RESET		0x00030000
1278369ae33SRafał Miłecki #define  BCMA_CC_JCMD_ACC_IRPDR		0x00040000
1288369ae33SRafał Miłecki #define  BCMA_CC_JCMD_ACC_PDR		0x00050000
1298369ae33SRafał Miłecki #define  BCMA_CC_JCMD_IRW_MASK		0x00001F00
1308369ae33SRafał Miłecki #define  BCMA_CC_JCMD_IRW_SHIFT		8
1318369ae33SRafał Miłecki #define  BCMA_CC_JCMD_DRW_MASK		0x0000003F
1328369ae33SRafał Miłecki #define BCMA_CC_JIR			0x0034		/* Rev >= 10 only */
1338369ae33SRafał Miłecki #define BCMA_CC_JDR			0x0038		/* Rev >= 10 only */
1348369ae33SRafał Miłecki #define BCMA_CC_JCTL			0x003C		/* Rev >= 10 only */
1358369ae33SRafał Miłecki #define  BCMA_CC_JCTL_FORCE_CLK		4		/* Force clock */
1368369ae33SRafał Miłecki #define  BCMA_CC_JCTL_EXT_EN		2		/* Enable external targets */
1378369ae33SRafał Miłecki #define  BCMA_CC_JCTL_EN		1		/* Enable Jtag master */
1388369ae33SRafał Miłecki #define BCMA_CC_FLASHCTL		0x0040
1397eea1a23SRafał Miłecki /* Start/busy bit in flashcontrol */
1407eea1a23SRafał Miłecki #define  BCMA_CC_FLASHCTL_OPCODE	0x000000ff
1417eea1a23SRafał Miłecki #define  BCMA_CC_FLASHCTL_ACTION	0x00000700
1427eea1a23SRafał Miłecki #define  BCMA_CC_FLASHCTL_CS_ACTIVE	0x00001000	/* Chip Select Active, rev >= 20 */
1438369ae33SRafał Miłecki #define  BCMA_CC_FLASHCTL_START		0x80000000
1448369ae33SRafał Miłecki #define  BCMA_CC_FLASHCTL_BUSY		BCMA_CC_FLASHCTL_START
1457eea1a23SRafał Miłecki /* Flashcontrol action + opcodes for ST flashes */
1467eea1a23SRafał Miłecki #define  BCMA_CC_FLASHCTL_ST_WREN	0x0006		/* Write Enable */
1477eea1a23SRafał Miłecki #define  BCMA_CC_FLASHCTL_ST_WRDIS	0x0004		/* Write Disable */
1487eea1a23SRafał Miłecki #define  BCMA_CC_FLASHCTL_ST_RDSR	0x0105		/* Read Status Register */
1497eea1a23SRafał Miłecki #define  BCMA_CC_FLASHCTL_ST_WRSR	0x0101		/* Write Status Register */
1507eea1a23SRafał Miłecki #define  BCMA_CC_FLASHCTL_ST_READ	0x0303		/* Read Data Bytes */
1517eea1a23SRafał Miłecki #define  BCMA_CC_FLASHCTL_ST_PP		0x0302		/* Page Program */
1527eea1a23SRafał Miłecki #define  BCMA_CC_FLASHCTL_ST_SE		0x02d8		/* Sector Erase */
1537eea1a23SRafał Miłecki #define  BCMA_CC_FLASHCTL_ST_BE		0x00c7		/* Bulk Erase */
1547eea1a23SRafał Miłecki #define  BCMA_CC_FLASHCTL_ST_DP		0x00b9		/* Deep Power-down */
1557eea1a23SRafał Miłecki #define  BCMA_CC_FLASHCTL_ST_RES	0x03ab		/* Read Electronic Signature */
1567eea1a23SRafał Miłecki #define  BCMA_CC_FLASHCTL_ST_CSA	0x1000		/* Keep chip select asserted */
1577eea1a23SRafał Miłecki #define  BCMA_CC_FLASHCTL_ST_SSE	0x0220		/* Sub-sector Erase */
1587eea1a23SRafał Miłecki /* Flashcontrol action + opcodes for Atmel flashes */
1597eea1a23SRafał Miłecki #define  BCMA_CC_FLASHCTL_AT_READ			0x07e8
1607eea1a23SRafał Miłecki #define  BCMA_CC_FLASHCTL_AT_PAGE_READ			0x07d2
1617eea1a23SRafał Miłecki #define  BCMA_CC_FLASHCTL_AT_STATUS			0x01d7
1627eea1a23SRafał Miłecki #define  BCMA_CC_FLASHCTL_AT_BUF1_WRITE			0x0384
1637eea1a23SRafał Miłecki #define  BCMA_CC_FLASHCTL_AT_BUF2_WRITE			0x0387
1647eea1a23SRafał Miłecki #define  BCMA_CC_FLASHCTL_AT_BUF1_ERASE_PROGRAM		0x0283
1657eea1a23SRafał Miłecki #define  BCMA_CC_FLASHCTL_AT_BUF2_ERASE_PROGRAM		0x0286
1667eea1a23SRafał Miłecki #define  BCMA_CC_FLASHCTL_AT_BUF1_PROGRAM		0x0288
1677eea1a23SRafał Miłecki #define  BCMA_CC_FLASHCTL_AT_BUF2_PROGRAM		0x0289
1687eea1a23SRafał Miłecki #define  BCMA_CC_FLASHCTL_AT_PAGE_ERASE			0x0281
1697eea1a23SRafał Miłecki #define  BCMA_CC_FLASHCTL_AT_BLOCK_ERASE		0x0250
1707eea1a23SRafał Miłecki #define  BCMA_CC_FLASHCTL_AT_BUF1_WRITE_ERASE_PROGRAM	0x0382
1717eea1a23SRafał Miłecki #define  BCMA_CC_FLASHCTL_AT_BUF2_WRITE_ERASE_PROGRAM	0x0385
1727eea1a23SRafał Miłecki #define  BCMA_CC_FLASHCTL_AT_BUF1_LOAD			0x0253
1737eea1a23SRafał Miłecki #define  BCMA_CC_FLASHCTL_AT_BUF2_LOAD			0x0255
1747eea1a23SRafał Miłecki #define  BCMA_CC_FLASHCTL_AT_BUF1_COMPARE		0x0260
1757eea1a23SRafał Miłecki #define  BCMA_CC_FLASHCTL_AT_BUF2_COMPARE		0x0261
1767eea1a23SRafał Miłecki #define  BCMA_CC_FLASHCTL_AT_BUF1_REPROGRAM		0x0258
1777eea1a23SRafał Miłecki #define  BCMA_CC_FLASHCTL_AT_BUF2_REPROGRAM		0x0259
1788369ae33SRafał Miłecki #define BCMA_CC_FLASHADDR		0x0044
1798369ae33SRafał Miłecki #define BCMA_CC_FLASHDATA		0x0048
1807eea1a23SRafał Miłecki /* Status register bits for ST flashes */
1817eea1a23SRafał Miłecki #define  BCMA_CC_FLASHDATA_ST_WIP	0x01		/* Write In Progress */
1827eea1a23SRafał Miłecki #define  BCMA_CC_FLASHDATA_ST_WEL	0x02		/* Write Enable Latch */
1837eea1a23SRafał Miłecki #define  BCMA_CC_FLASHDATA_ST_BP_MASK	0x1c		/* Block Protect */
1847eea1a23SRafał Miłecki #define  BCMA_CC_FLASHDATA_ST_BP_SHIFT	2
1857eea1a23SRafał Miłecki #define  BCMA_CC_FLASHDATA_ST_SRWD	0x80		/* Status Register Write Disable */
1867eea1a23SRafał Miłecki /* Status register bits for Atmel flashes */
1877eea1a23SRafał Miłecki #define  BCMA_CC_FLASHDATA_AT_READY	0x80
1887eea1a23SRafał Miłecki #define  BCMA_CC_FLASHDATA_AT_MISMATCH	0x40
1897eea1a23SRafał Miłecki #define  BCMA_CC_FLASHDATA_AT_ID_MASK	0x38
1907eea1a23SRafał Miłecki #define  BCMA_CC_FLASHDATA_AT_ID_SHIFT	3
1918369ae33SRafał Miłecki #define BCMA_CC_BCAST_ADDR		0x0050
1928369ae33SRafał Miłecki #define BCMA_CC_BCAST_DATA		0x0054
1931073e4eeSRafał Miłecki #define BCMA_CC_GPIOPULLUP		0x0058		/* Rev >= 20 only */
1941073e4eeSRafał Miłecki #define BCMA_CC_GPIOPULLDOWN		0x005C		/* Rev >= 20 only */
1958369ae33SRafał Miłecki #define BCMA_CC_GPIOIN			0x0060
1968369ae33SRafał Miłecki #define BCMA_CC_GPIOOUT			0x0064
1978369ae33SRafał Miłecki #define BCMA_CC_GPIOOUTEN		0x0068
1988369ae33SRafał Miłecki #define BCMA_CC_GPIOCTL			0x006C
1998369ae33SRafał Miłecki #define BCMA_CC_GPIOPOL			0x0070
2008369ae33SRafał Miłecki #define BCMA_CC_GPIOIRQ			0x0074
2018369ae33SRafał Miłecki #define BCMA_CC_WATCHDOG		0x0080
2028369ae33SRafał Miłecki #define BCMA_CC_GPIOTIMER		0x0088		/* LED powersave (corerev >= 16) */
2031073e4eeSRafał Miłecki #define  BCMA_CC_GPIOTIMER_OFFTIME	0x0000FFFF
2041073e4eeSRafał Miłecki #define  BCMA_CC_GPIOTIMER_OFFTIME_SHIFT	0
2051073e4eeSRafał Miłecki #define  BCMA_CC_GPIOTIMER_ONTIME	0xFFFF0000
2068369ae33SRafał Miłecki #define  BCMA_CC_GPIOTIMER_ONTIME_SHIFT	16
2078369ae33SRafał Miłecki #define BCMA_CC_GPIOTOUTM		0x008C		/* LED powersave (corerev >= 16) */
2088369ae33SRafał Miłecki #define BCMA_CC_CLOCK_N			0x0090
2098369ae33SRafał Miłecki #define BCMA_CC_CLOCK_SB		0x0094
2108369ae33SRafał Miłecki #define BCMA_CC_CLOCK_PCI		0x0098
2118369ae33SRafał Miłecki #define BCMA_CC_CLOCK_M2		0x009C
2128369ae33SRafał Miłecki #define BCMA_CC_CLOCK_MIPS		0x00A0
2138369ae33SRafał Miłecki #define BCMA_CC_CLKDIV			0x00A4		/* Rev >= 3 only */
2148369ae33SRafał Miłecki #define	 BCMA_CC_CLKDIV_SFLASH		0x0F000000
2158369ae33SRafał Miłecki #define	 BCMA_CC_CLKDIV_SFLASH_SHIFT	24
2168369ae33SRafał Miłecki #define	 BCMA_CC_CLKDIV_OTP		0x000F0000
2178369ae33SRafał Miłecki #define	 BCMA_CC_CLKDIV_OTP_SHIFT	16
2188369ae33SRafał Miłecki #define	 BCMA_CC_CLKDIV_JTAG		0x00000F00
2198369ae33SRafał Miłecki #define	 BCMA_CC_CLKDIV_JTAG_SHIFT	8
2208369ae33SRafał Miłecki #define	 BCMA_CC_CLKDIV_UART		0x000000FF
2218369ae33SRafał Miłecki #define BCMA_CC_CAP_EXT			0x00AC		/* Capabilities */
222b3c47afbSRafał Miłecki #define  BCMA_CC_CAP_EXT_SECI_PRESENT	0x00000001
223b3c47afbSRafał Miłecki #define  BCMA_CC_CAP_EXT_GSIO_PRESENT	0x00000002
224b3c47afbSRafał Miłecki #define  BCMA_CC_CAP_EXT_GCI_PRESENT	0x00000004
225b3c47afbSRafał Miłecki #define  BCMA_CC_CAP_EXT_SECI_PUART_PRESENT		0x00000008    /* UART present */
226b3c47afbSRafał Miłecki #define  BCMA_CC_CAP_EXT_AOB_PRESENT	0x00000040
2278369ae33SRafał Miłecki #define BCMA_CC_PLLONDELAY		0x00B0		/* Rev >= 4 only */
2288369ae33SRafał Miłecki #define BCMA_CC_FREFSELDELAY		0x00B4		/* Rev >= 4 only */
2298369ae33SRafał Miłecki #define BCMA_CC_SLOWCLKCTL		0x00B8		/* 6 <= Rev <= 9 only */
2308369ae33SRafał Miłecki #define  BCMA_CC_SLOWCLKCTL_SRC		0x00000007	/* slow clock source mask */
2318369ae33SRafał Miłecki #define	  BCMA_CC_SLOWCLKCTL_SRC_LPO	0x00000000	/* source of slow clock is LPO */
2328369ae33SRafał Miłecki #define   BCMA_CC_SLOWCLKCTL_SRC_XTAL	0x00000001	/* source of slow clock is crystal */
2338369ae33SRafał Miłecki #define	  BCMA_CC_SLOECLKCTL_SRC_PCI	0x00000002	/* source of slow clock is PCI */
2348369ae33SRafał Miłecki #define  BCMA_CC_SLOWCLKCTL_LPOFREQ	0x00000200	/* LPOFreqSel, 1: 160Khz, 0: 32KHz */
2358369ae33SRafał Miłecki #define  BCMA_CC_SLOWCLKCTL_LPOPD	0x00000400	/* LPOPowerDown, 1: LPO is disabled, 0: LPO is enabled */
2368369ae33SRafał Miłecki #define  BCMA_CC_SLOWCLKCTL_FSLOW	0x00000800	/* ForceSlowClk, 1: sb/cores running on slow clock, 0: power logic control */
2378369ae33SRafał Miłecki #define  BCMA_CC_SLOWCLKCTL_IPLL	0x00001000	/* IgnorePllOffReq, 1/0: power logic ignores/honors PLL clock disable requests from core */
2388369ae33SRafał Miłecki #define  BCMA_CC_SLOWCLKCTL_ENXTAL	0x00002000	/* XtalControlEn, 1/0: power logic does/doesn't disable crystal when appropriate */
2398369ae33SRafał Miłecki #define  BCMA_CC_SLOWCLKCTL_XTALPU	0x00004000	/* XtalPU (RO), 1/0: crystal running/disabled */
2408369ae33SRafał Miłecki #define  BCMA_CC_SLOWCLKCTL_CLKDIV	0xFFFF0000	/* ClockDivider (SlowClk = 1/(4+divisor)) */
2418369ae33SRafał Miłecki #define  BCMA_CC_SLOWCLKCTL_CLKDIV_SHIFT	16
2428369ae33SRafał Miłecki #define BCMA_CC_SYSCLKCTL		0x00C0		/* Rev >= 3 only */
2438369ae33SRafał Miłecki #define	 BCMA_CC_SYSCLKCTL_IDLPEN	0x00000001	/* ILPen: Enable Idle Low Power */
2448369ae33SRafał Miłecki #define	 BCMA_CC_SYSCLKCTL_ALPEN	0x00000002	/* ALPen: Enable Active Low Power */
2458369ae33SRafał Miłecki #define	 BCMA_CC_SYSCLKCTL_PLLEN	0x00000004	/* ForcePLLOn */
2468369ae33SRafał Miłecki #define	 BCMA_CC_SYSCLKCTL_FORCEALP	0x00000008	/* Force ALP (or HT if ALPen is not set */
2478369ae33SRafał Miłecki #define	 BCMA_CC_SYSCLKCTL_FORCEHT	0x00000010	/* Force HT */
2488369ae33SRafał Miłecki #define  BCMA_CC_SYSCLKCTL_CLKDIV	0xFFFF0000	/* ClkDiv  (ILP = 1/(4+divisor)) */
2498369ae33SRafał Miłecki #define  BCMA_CC_SYSCLKCTL_CLKDIV_SHIFT	16
2508369ae33SRafał Miłecki #define BCMA_CC_CLKSTSTR		0x00C4		/* Rev >= 3 only */
2518369ae33SRafał Miłecki #define BCMA_CC_EROM			0x00FC
2528369ae33SRafał Miłecki #define BCMA_CC_PCMCIA_CFG		0x0100
2538369ae33SRafał Miłecki #define BCMA_CC_PCMCIA_MEMWAIT		0x0104
2548369ae33SRafał Miłecki #define BCMA_CC_PCMCIA_ATTRWAIT		0x0108
2558369ae33SRafał Miłecki #define BCMA_CC_PCMCIA_IOWAIT		0x010C
2568369ae33SRafał Miłecki #define BCMA_CC_IDE_CFG			0x0110
2578369ae33SRafał Miłecki #define BCMA_CC_IDE_MEMWAIT		0x0114
2588369ae33SRafał Miłecki #define BCMA_CC_IDE_ATTRWAIT		0x0118
2598369ae33SRafał Miłecki #define BCMA_CC_IDE_IOWAIT		0x011C
2608369ae33SRafał Miłecki #define BCMA_CC_PROG_CFG		0x0120
2618369ae33SRafał Miłecki #define BCMA_CC_PROG_WAITCNT		0x0124
2628369ae33SRafał Miłecki #define BCMA_CC_FLASH_CFG		0x0128
26321e0534aSHauke Mehrtens #define  BCMA_CC_FLASH_CFG_DS		0x0010	/* Data size, 0=8bit, 1=16bit */
2648369ae33SRafał Miłecki #define BCMA_CC_FLASH_WAITCNT		0x012C
265d6865dccSHauke Mehrtens #define BCMA_CC_SROM_CONTROL		0x0190
266d6865dccSHauke Mehrtens #define  BCMA_CC_SROM_CONTROL_START	0x80000000
267d6865dccSHauke Mehrtens #define  BCMA_CC_SROM_CONTROL_BUSY	0x80000000
268d6865dccSHauke Mehrtens #define  BCMA_CC_SROM_CONTROL_OPCODE	0x60000000
269d6865dccSHauke Mehrtens #define  BCMA_CC_SROM_CONTROL_OP_READ	0x00000000
270d6865dccSHauke Mehrtens #define  BCMA_CC_SROM_CONTROL_OP_WRITE	0x20000000
271d6865dccSHauke Mehrtens #define  BCMA_CC_SROM_CONTROL_OP_WRDIS	0x40000000
272d6865dccSHauke Mehrtens #define  BCMA_CC_SROM_CONTROL_OP_WREN	0x60000000
273d6865dccSHauke Mehrtens #define  BCMA_CC_SROM_CONTROL_OTPSEL	0x00000010
274e63efbcaSHector Martin #define  BCMA_CC_SROM_CONTROL_OTP_PRESENT	0x00000020
275d6865dccSHauke Mehrtens #define  BCMA_CC_SROM_CONTROL_LOCK	0x00000008
276d6865dccSHauke Mehrtens #define  BCMA_CC_SROM_CONTROL_SIZE_MASK	0x00000006
277d6865dccSHauke Mehrtens #define  BCMA_CC_SROM_CONTROL_SIZE_1K	0x00000000
278d6865dccSHauke Mehrtens #define  BCMA_CC_SROM_CONTROL_SIZE_4K	0x00000002
279d6865dccSHauke Mehrtens #define  BCMA_CC_SROM_CONTROL_SIZE_16K	0x00000004
280d6865dccSHauke Mehrtens #define  BCMA_CC_SROM_CONTROL_SIZE_SHIFT	1
281d6865dccSHauke Mehrtens #define  BCMA_CC_SROM_CONTROL_PRESENT	0x00000001
2823213e1a5SRafał Miłecki /* Block 0x140 - 0x190 registers are chipset specific */
2833213e1a5SRafał Miłecki #define BCMA_CC_4706_FLASHSCFG		0x18C		/* Flash struct configuration */
2843213e1a5SRafał Miłecki #define  BCMA_CC_4706_FLASHSCFG_MASK	0x000000ff
2853213e1a5SRafał Miłecki #define  BCMA_CC_4706_FLASHSCFG_SF1	0x00000001	/* 2nd serial flash present */
2863213e1a5SRafał Miłecki #define  BCMA_CC_4706_FLASHSCFG_PF1	0x00000002	/* 2nd parallel flash present */
2873213e1a5SRafał Miłecki #define  BCMA_CC_4706_FLASHSCFG_SF1_TYPE	0x00000004	/* 2nd serial flash type : 0 : ST, 1 : Atmel */
2883213e1a5SRafał Miłecki #define  BCMA_CC_4706_FLASHSCFG_NF1	0x00000008	/* 2nd NAND flash present */
2893213e1a5SRafał Miłecki #define  BCMA_CC_4706_FLASHSCFG_1ST_MADDR_SEG_MASK	0x000000f0
2903213e1a5SRafał Miłecki #define  BCMA_CC_4706_FLASHSCFG_1ST_MADDR_SEG_4MB	0x00000010	/* 4MB */
2913213e1a5SRafał Miłecki #define  BCMA_CC_4706_FLASHSCFG_1ST_MADDR_SEG_8MB	0x00000020	/* 8MB */
2923213e1a5SRafał Miłecki #define  BCMA_CC_4706_FLASHSCFG_1ST_MADDR_SEG_16MB	0x00000030	/* 16MB */
2933213e1a5SRafał Miłecki #define  BCMA_CC_4706_FLASHSCFG_1ST_MADDR_SEG_32MB	0x00000040	/* 32MB */
2943213e1a5SRafał Miłecki #define  BCMA_CC_4706_FLASHSCFG_1ST_MADDR_SEG_64MB	0x00000050	/* 64MB */
2953213e1a5SRafał Miłecki #define  BCMA_CC_4706_FLASHSCFG_1ST_MADDR_SEG_128MB	0x00000060	/* 128MB */
2963213e1a5SRafał Miłecki #define  BCMA_CC_4706_FLASHSCFG_1ST_MADDR_SEG_256MB	0x00000070	/* 256MB */
2973213e1a5SRafał Miłecki /* NAND flash registers for BCM4706 (corerev = 31) */
2983213e1a5SRafał Miłecki #define BCMA_CC_NFLASH_CTL		0x01A0
2993213e1a5SRafał Miłecki #define  BCMA_CC_NFLASH_CTL_ERR		0x08000000
3003213e1a5SRafał Miłecki #define BCMA_CC_NFLASH_CONF		0x01A4
3013213e1a5SRafał Miłecki #define BCMA_CC_NFLASH_COL_ADDR		0x01A8
3023213e1a5SRafał Miłecki #define BCMA_CC_NFLASH_ROW_ADDR		0x01AC
3033213e1a5SRafał Miłecki #define BCMA_CC_NFLASH_DATA		0x01B0
3043213e1a5SRafał Miłecki #define BCMA_CC_NFLASH_WAITCNT0		0x01B4
305bb932ad9SRafał Miłecki /* 0x1E0 is defined as shared BCMA_CLKCTLST */
3068369ae33SRafał Miłecki #define BCMA_CC_HW_WORKAROUND		0x01E4 /* Hardware workaround (rev >= 20) */
3078369ae33SRafał Miłecki #define BCMA_CC_UART0_DATA		0x0300
3088369ae33SRafał Miłecki #define BCMA_CC_UART0_IMR		0x0304
3098369ae33SRafał Miłecki #define BCMA_CC_UART0_FCR		0x0308
3108369ae33SRafał Miłecki #define BCMA_CC_UART0_LCR		0x030C
3118369ae33SRafał Miłecki #define BCMA_CC_UART0_MCR		0x0310
3128369ae33SRafał Miłecki #define BCMA_CC_UART0_LSR		0x0314
3138369ae33SRafał Miłecki #define BCMA_CC_UART0_MSR		0x0318
3148369ae33SRafał Miłecki #define BCMA_CC_UART0_SCRATCH		0x031C
3158369ae33SRafał Miłecki #define BCMA_CC_UART1_DATA		0x0400
3168369ae33SRafał Miłecki #define BCMA_CC_UART1_IMR		0x0404
3178369ae33SRafał Miłecki #define BCMA_CC_UART1_FCR		0x0408
3188369ae33SRafał Miłecki #define BCMA_CC_UART1_LCR		0x040C
3198369ae33SRafał Miłecki #define BCMA_CC_UART1_MCR		0x0410
3208369ae33SRafał Miłecki #define BCMA_CC_UART1_LSR		0x0414
3218369ae33SRafał Miłecki #define BCMA_CC_UART1_MSR		0x0418
3228369ae33SRafał Miłecki #define BCMA_CC_UART1_SCRATCH		0x041C
3238369ae33SRafał Miłecki /* PMU registers (rev >= 20) */
3248369ae33SRafał Miłecki #define BCMA_CC_PMU_CTL			0x0600 /* PMU control */
3258369ae33SRafał Miłecki #define  BCMA_CC_PMU_CTL_ILP_DIV	0xFFFF0000 /* ILP div mask */
3268369ae33SRafał Miłecki #define  BCMA_CC_PMU_CTL_ILP_DIV_SHIFT	16
3271e9ab4ddSPiotr Haber #define  BCMA_CC_PMU_CTL_RES		0x00006000 /* reset control mask */
3281e9ab4ddSPiotr Haber #define  BCMA_CC_PMU_CTL_RES_SHIFT	13
3291e9ab4ddSPiotr Haber #define  BCMA_CC_PMU_CTL_RES_RELOAD	0x2	/* reload POR values */
330aee5ed56SRafał Miłecki #define  BCMA_CC_PMU_CTL_PLL_UPD	0x00000400
3318369ae33SRafał Miłecki #define  BCMA_CC_PMU_CTL_NOILPONW	0x00000200 /* No ILP on wait */
3328369ae33SRafał Miłecki #define  BCMA_CC_PMU_CTL_HTREQEN	0x00000100 /* HT req enable */
3338369ae33SRafał Miłecki #define  BCMA_CC_PMU_CTL_ALPREQEN	0x00000080 /* ALP req enable */
3348369ae33SRafał Miłecki #define  BCMA_CC_PMU_CTL_XTALFREQ	0x0000007C /* Crystal freq */
3358369ae33SRafał Miłecki #define  BCMA_CC_PMU_CTL_XTALFREQ_SHIFT	2
3368369ae33SRafał Miłecki #define  BCMA_CC_PMU_CTL_ILPDIVEN	0x00000002 /* ILP div enable */
3378369ae33SRafał Miłecki #define  BCMA_CC_PMU_CTL_LPOSEL		0x00000001 /* LPO sel */
3388369ae33SRafał Miłecki #define BCMA_CC_PMU_CAP			0x0604 /* PMU capabilities */
3398369ae33SRafał Miłecki #define  BCMA_CC_PMU_CAP_REVISION	0x000000FF /* Revision mask */
3408369ae33SRafał Miłecki #define BCMA_CC_PMU_STAT		0x0608 /* PMU status */
34188f9b65dSRafał Miłecki #define  BCMA_CC_PMU_STAT_EXT_LPO_AVAIL	0x00000100
34288f9b65dSRafał Miłecki #define  BCMA_CC_PMU_STAT_WDRESET	0x00000080
3438369ae33SRafał Miłecki #define  BCMA_CC_PMU_STAT_INTPEND	0x00000040 /* Interrupt pending */
3448369ae33SRafał Miłecki #define  BCMA_CC_PMU_STAT_SBCLKST	0x00000030 /* Backplane clock status? */
3458369ae33SRafał Miłecki #define  BCMA_CC_PMU_STAT_HAVEALP	0x00000008 /* ALP available */
3468369ae33SRafał Miłecki #define  BCMA_CC_PMU_STAT_HAVEHT	0x00000004 /* HT available */
3478369ae33SRafał Miłecki #define  BCMA_CC_PMU_STAT_RESINIT	0x00000003 /* Res init */
3488369ae33SRafał Miłecki #define BCMA_CC_PMU_RES_STAT		0x060C /* PMU res status */
3498369ae33SRafał Miłecki #define BCMA_CC_PMU_RES_PEND		0x0610 /* PMU res pending */
3508369ae33SRafał Miłecki #define BCMA_CC_PMU_TIMER		0x0614 /* PMU timer */
3518369ae33SRafał Miłecki #define BCMA_CC_PMU_MINRES_MSK		0x0618 /* PMU min res mask */
3528369ae33SRafał Miłecki #define BCMA_CC_PMU_MAXRES_MSK		0x061C /* PMU max res mask */
3538369ae33SRafał Miłecki #define BCMA_CC_PMU_RES_TABSEL		0x0620 /* PMU res table sel */
3548369ae33SRafał Miłecki #define BCMA_CC_PMU_RES_DEPMSK		0x0624 /* PMU res dep mask */
3558369ae33SRafał Miłecki #define BCMA_CC_PMU_RES_UPDNTM		0x0628 /* PMU res updown timer */
3568369ae33SRafał Miłecki #define BCMA_CC_PMU_RES_TIMER		0x062C /* PMU res timer */
3578369ae33SRafał Miłecki #define BCMA_CC_PMU_CLKSTRETCH		0x0630 /* PMU clockstretch */
3588369ae33SRafał Miłecki #define BCMA_CC_PMU_WATCHDOG		0x0634 /* PMU watchdog */
3598369ae33SRafał Miłecki #define BCMA_CC_PMU_RES_REQTS		0x0640 /* PMU res req timer sel */
3608369ae33SRafał Miłecki #define BCMA_CC_PMU_RES_REQT		0x0644 /* PMU res req timer */
3618369ae33SRafał Miłecki #define BCMA_CC_PMU_RES_REQM		0x0648 /* PMU res req mask */
36267edf354SRafał Miłecki #define BCMA_CC_PMU_CHIPCTL_ADDR	0x0650
36367edf354SRafał Miłecki #define BCMA_CC_PMU_CHIPCTL_DATA	0x0654
36467edf354SRafał Miłecki #define BCMA_CC_PMU_REGCTL_ADDR		0x0658
36567edf354SRafał Miłecki #define BCMA_CC_PMU_REGCTL_DATA		0x065C
36667edf354SRafał Miłecki #define BCMA_CC_PMU_PLLCTL_ADDR		0x0660
36767edf354SRafał Miłecki #define BCMA_CC_PMU_PLLCTL_DATA		0x0664
36888f9b65dSRafał Miłecki #define BCMA_CC_PMU_STRAPOPT		0x0668 /* (corerev >= 28) */
36988f9b65dSRafał Miłecki #define BCMA_CC_PMU_XTAL_FREQ		0x066C /* (pmurev >= 10) */
37088f9b65dSRafał Miłecki #define  BCMA_CC_PMU_XTAL_FREQ_ILPCTL_MASK	0x00001FFF
37188f9b65dSRafał Miłecki #define  BCMA_CC_PMU_XTAL_FREQ_MEASURE_MASK	0x80000000
37288f9b65dSRafał Miłecki #define  BCMA_CC_PMU_XTAL_FREQ_MEASURE_SHIFT	31
373eb1577b7SRafał Miłecki #define BCMA_CC_SPROM			0x0800 /* SPROM beginning */
3743213e1a5SRafał Miłecki /* NAND flash MLC controller registers (corerev >= 38) */
3753213e1a5SRafał Miłecki #define BCMA_CC_NAND_REVISION		0x0C00
3763213e1a5SRafał Miłecki #define BCMA_CC_NAND_CMD_START		0x0C04
3773213e1a5SRafał Miłecki #define BCMA_CC_NAND_CMD_ADDR_X		0x0C08
3783213e1a5SRafał Miłecki #define BCMA_CC_NAND_CMD_ADDR		0x0C0C
3793213e1a5SRafał Miłecki #define BCMA_CC_NAND_CMD_END_ADDR	0x0C10
3803213e1a5SRafał Miłecki #define BCMA_CC_NAND_CS_NAND_SELECT	0x0C14
3813213e1a5SRafał Miłecki #define BCMA_CC_NAND_CS_NAND_XOR	0x0C18
3823213e1a5SRafał Miłecki #define BCMA_CC_NAND_SPARE_RD0		0x0C20
3833213e1a5SRafał Miłecki #define BCMA_CC_NAND_SPARE_RD4		0x0C24
3843213e1a5SRafał Miłecki #define BCMA_CC_NAND_SPARE_RD8		0x0C28
3853213e1a5SRafał Miłecki #define BCMA_CC_NAND_SPARE_RD12		0x0C2C
3863213e1a5SRafał Miłecki #define BCMA_CC_NAND_SPARE_WR0		0x0C30
3873213e1a5SRafał Miłecki #define BCMA_CC_NAND_SPARE_WR4		0x0C34
3883213e1a5SRafał Miłecki #define BCMA_CC_NAND_SPARE_WR8		0x0C38
3893213e1a5SRafał Miłecki #define BCMA_CC_NAND_SPARE_WR12		0x0C3C
3903213e1a5SRafał Miłecki #define BCMA_CC_NAND_ACC_CONTROL	0x0C40
3913213e1a5SRafał Miłecki #define BCMA_CC_NAND_CONFIG		0x0C48
3923213e1a5SRafał Miłecki #define BCMA_CC_NAND_TIMING_1		0x0C50
3933213e1a5SRafał Miłecki #define BCMA_CC_NAND_TIMING_2		0x0C54
3943213e1a5SRafał Miłecki #define BCMA_CC_NAND_SEMAPHORE		0x0C58
3953213e1a5SRafał Miłecki #define BCMA_CC_NAND_DEVID		0x0C60
3963213e1a5SRafał Miłecki #define BCMA_CC_NAND_DEVID_X		0x0C64
3973213e1a5SRafał Miłecki #define BCMA_CC_NAND_BLOCK_LOCK_STATUS	0x0C68
3983213e1a5SRafał Miłecki #define BCMA_CC_NAND_INTFC_STATUS	0x0C6C
3993213e1a5SRafał Miłecki #define BCMA_CC_NAND_ECC_CORR_ADDR_X	0x0C70
4003213e1a5SRafał Miłecki #define BCMA_CC_NAND_ECC_CORR_ADDR	0x0C74
4013213e1a5SRafał Miłecki #define BCMA_CC_NAND_ECC_UNC_ADDR_X	0x0C78
4023213e1a5SRafał Miłecki #define BCMA_CC_NAND_ECC_UNC_ADDR	0x0C7C
4033213e1a5SRafał Miłecki #define BCMA_CC_NAND_READ_ERROR_COUNT	0x0C80
4043213e1a5SRafał Miłecki #define BCMA_CC_NAND_CORR_STAT_THRESHOLD	0x0C84
4053213e1a5SRafał Miłecki #define BCMA_CC_NAND_READ_ADDR_X	0x0C90
4063213e1a5SRafał Miłecki #define BCMA_CC_NAND_READ_ADDR		0x0C94
4073213e1a5SRafał Miłecki #define BCMA_CC_NAND_PAGE_PROGRAM_ADDR_X	0x0C98
4083213e1a5SRafał Miłecki #define BCMA_CC_NAND_PAGE_PROGRAM_ADDR	0x0C9C
4093213e1a5SRafał Miłecki #define BCMA_CC_NAND_COPY_BACK_ADDR_X	0x0CA0
4103213e1a5SRafał Miłecki #define BCMA_CC_NAND_COPY_BACK_ADDR	0x0CA4
4113213e1a5SRafał Miłecki #define BCMA_CC_NAND_BLOCK_ERASE_ADDR_X	0x0CA8
4123213e1a5SRafał Miłecki #define BCMA_CC_NAND_BLOCK_ERASE_ADDR	0x0CAC
4133213e1a5SRafał Miłecki #define BCMA_CC_NAND_INV_READ_ADDR_X	0x0CB0
4143213e1a5SRafał Miłecki #define BCMA_CC_NAND_INV_READ_ADDR	0x0CB4
4153213e1a5SRafał Miłecki #define BCMA_CC_NAND_BLK_WR_PROTECT	0x0CC0
4163213e1a5SRafał Miłecki #define BCMA_CC_NAND_ACC_CONTROL_CS1	0x0CD0
4173213e1a5SRafał Miłecki #define BCMA_CC_NAND_CONFIG_CS1		0x0CD4
4183213e1a5SRafał Miłecki #define BCMA_CC_NAND_TIMING_1_CS1	0x0CD8
4193213e1a5SRafał Miłecki #define BCMA_CC_NAND_TIMING_2_CS1	0x0CDC
4203213e1a5SRafał Miłecki #define BCMA_CC_NAND_SPARE_RD16		0x0D30
4213213e1a5SRafał Miłecki #define BCMA_CC_NAND_SPARE_RD20		0x0D34
4223213e1a5SRafał Miłecki #define BCMA_CC_NAND_SPARE_RD24		0x0D38
4233213e1a5SRafał Miłecki #define BCMA_CC_NAND_SPARE_RD28		0x0D3C
4243213e1a5SRafał Miłecki #define BCMA_CC_NAND_CACHE_ADDR		0x0D40
4253213e1a5SRafał Miłecki #define BCMA_CC_NAND_CACHE_DATA		0x0D44
4263213e1a5SRafał Miłecki #define BCMA_CC_NAND_CTRL_CONFIG	0x0D48
4273213e1a5SRafał Miłecki #define BCMA_CC_NAND_CTRL_STATUS	0x0D4C
4288369ae33SRafał Miłecki 
429908debc8SHauke Mehrtens /* Divider allocation in 4716/47162/5356 */
430908debc8SHauke Mehrtens #define BCMA_CC_PMU5_MAINPLL_CPU	1
431908debc8SHauke Mehrtens #define BCMA_CC_PMU5_MAINPLL_MEM	2
432908debc8SHauke Mehrtens #define BCMA_CC_PMU5_MAINPLL_SSB	3
433908debc8SHauke Mehrtens 
434908debc8SHauke Mehrtens /* PLL usage in 4716/47162 */
435908debc8SHauke Mehrtens #define BCMA_CC_PMU4716_MAINPLL_PLL0	12
436908debc8SHauke Mehrtens 
437908debc8SHauke Mehrtens /* PLL usage in 5356/5357 */
438908debc8SHauke Mehrtens #define BCMA_CC_PMU5356_MAINPLL_PLL0	0
439908debc8SHauke Mehrtens #define BCMA_CC_PMU5357_MAINPLL_PLL0	0
440908debc8SHauke Mehrtens 
441908debc8SHauke Mehrtens /* 4706 PMU */
442908debc8SHauke Mehrtens #define BCMA_CC_PMU4706_MAINPLL_PLL0	0
443650cef38SHauke Mehrtens #define BCMA_CC_PMU6_4706_PROCPLL_OFF	4	/* The CPU PLL */
444650cef38SHauke Mehrtens #define  BCMA_CC_PMU6_4706_PROC_P2DIV_MASK	0x000f0000
445650cef38SHauke Mehrtens #define  BCMA_CC_PMU6_4706_PROC_P2DIV_SHIFT	16
446650cef38SHauke Mehrtens #define  BCMA_CC_PMU6_4706_PROC_P1DIV_MASK	0x0000f000
447650cef38SHauke Mehrtens #define  BCMA_CC_PMU6_4706_PROC_P1DIV_SHIFT	12
448650cef38SHauke Mehrtens #define  BCMA_CC_PMU6_4706_PROC_NDIV_INT_MASK	0x00000ff8
449650cef38SHauke Mehrtens #define  BCMA_CC_PMU6_4706_PROC_NDIV_INT_SHIFT	3
450650cef38SHauke Mehrtens #define  BCMA_CC_PMU6_4706_PROC_NDIV_MODE_MASK	0x00000007
451650cef38SHauke Mehrtens #define  BCMA_CC_PMU6_4706_PROC_NDIV_MODE_SHIFT	0
452908debc8SHauke Mehrtens 
45388f9b65dSRafał Miłecki /* PMU rev 15 */
45488f9b65dSRafał Miłecki #define BCMA_CC_PMU15_PLL_PLLCTL0	0
45588f9b65dSRafał Miłecki #define  BCMA_CC_PMU15_PLL_PC0_CLKSEL_MASK	0x00000003
45688f9b65dSRafał Miłecki #define  BCMA_CC_PMU15_PLL_PC0_CLKSEL_SHIFT	0
45788f9b65dSRafał Miłecki #define  BCMA_CC_PMU15_PLL_PC0_FREQTGT_MASK	0x003FFFFC
45888f9b65dSRafał Miłecki #define  BCMA_CC_PMU15_PLL_PC0_FREQTGT_SHIFT	2
45988f9b65dSRafał Miłecki #define  BCMA_CC_PMU15_PLL_PC0_PRESCALE_MASK	0x00C00000
46088f9b65dSRafał Miłecki #define  BCMA_CC_PMU15_PLL_PC0_PRESCALE_SHIFT	22
46188f9b65dSRafał Miłecki #define  BCMA_CC_PMU15_PLL_PC0_KPCTRL_MASK	0x07000000
46288f9b65dSRafał Miłecki #define  BCMA_CC_PMU15_PLL_PC0_KPCTRL_SHIFT	24
46388f9b65dSRafał Miłecki #define  BCMA_CC_PMU15_PLL_PC0_FCNTCTRL_MASK	0x38000000
46488f9b65dSRafał Miłecki #define  BCMA_CC_PMU15_PLL_PC0_FCNTCTRL_SHIFT	27
46588f9b65dSRafał Miłecki #define  BCMA_CC_PMU15_PLL_PC0_FDCMODE_MASK	0x40000000
46688f9b65dSRafał Miłecki #define  BCMA_CC_PMU15_PLL_PC0_FDCMODE_SHIFT	30
46788f9b65dSRafał Miłecki #define  BCMA_CC_PMU15_PLL_PC0_CTRLBIAS_MASK	0x80000000
46888f9b65dSRafał Miłecki #define  BCMA_CC_PMU15_PLL_PC0_CTRLBIAS_SHIFT	31
46988f9b65dSRafał Miłecki 
470e3afe0e5SHauke Mehrtens /* ALP clock on pre-PMU chips */
471e3afe0e5SHauke Mehrtens #define BCMA_CC_PMU_ALP_CLOCK		20000000
472908debc8SHauke Mehrtens /* HT clock for systems with PMU-enabled chipcommon */
473908debc8SHauke Mehrtens #define BCMA_CC_PMU_HT_CLOCK		80000000
474908debc8SHauke Mehrtens 
475908debc8SHauke Mehrtens /* PMU rev 5 (& 6) */
476908debc8SHauke Mehrtens #define BCMA_CC_PPL_P1P2_OFF		0
477908debc8SHauke Mehrtens #define BCMA_CC_PPL_P1_MASK		0x0f000000
478908debc8SHauke Mehrtens #define BCMA_CC_PPL_P1_SHIFT		24
479908debc8SHauke Mehrtens #define BCMA_CC_PPL_P2_MASK		0x00f00000
480908debc8SHauke Mehrtens #define BCMA_CC_PPL_P2_SHIFT		20
481908debc8SHauke Mehrtens #define BCMA_CC_PPL_M14_OFF		1
482908debc8SHauke Mehrtens #define BCMA_CC_PPL_MDIV_MASK		0x000000ff
483908debc8SHauke Mehrtens #define BCMA_CC_PPL_MDIV_WIDTH		8
484908debc8SHauke Mehrtens #define BCMA_CC_PPL_NM5_OFF		2
485908debc8SHauke Mehrtens #define BCMA_CC_PPL_NDIV_MASK		0xfff00000
486908debc8SHauke Mehrtens #define BCMA_CC_PPL_NDIV_SHIFT		20
487908debc8SHauke Mehrtens #define BCMA_CC_PPL_FMAB_OFF		3
488908debc8SHauke Mehrtens #define BCMA_CC_PPL_MRAT_MASK		0xf0000000
489908debc8SHauke Mehrtens #define BCMA_CC_PPL_MRAT_SHIFT		28
490908debc8SHauke Mehrtens #define BCMA_CC_PPL_ABRAT_MASK		0x08000000
491908debc8SHauke Mehrtens #define BCMA_CC_PPL_ABRAT_SHIFT		27
492908debc8SHauke Mehrtens #define BCMA_CC_PPL_FDIV_MASK		0x07ffffff
493908debc8SHauke Mehrtens #define BCMA_CC_PPL_PLLCTL_OFF		4
494908debc8SHauke Mehrtens #define BCMA_CC_PPL_PCHI_OFF		5
495908debc8SHauke Mehrtens #define BCMA_CC_PPL_PCHI_MASK		0x0000003f
496e3afe0e5SHauke Mehrtens 
497c586e109SHauke Mehrtens #define BCMA_CC_PMU_PLL_CTL0		0
498c586e109SHauke Mehrtens #define BCMA_CC_PMU_PLL_CTL1		1
499c586e109SHauke Mehrtens #define BCMA_CC_PMU_PLL_CTL2		2
500c586e109SHauke Mehrtens #define BCMA_CC_PMU_PLL_CTL3		3
501c586e109SHauke Mehrtens #define BCMA_CC_PMU_PLL_CTL4		4
502c586e109SHauke Mehrtens #define BCMA_CC_PMU_PLL_CTL5		5
503c586e109SHauke Mehrtens 
504c586e109SHauke Mehrtens #define BCMA_CC_PMU1_PLL0_PC0_P1DIV_MASK	0x00f00000
505c586e109SHauke Mehrtens #define BCMA_CC_PMU1_PLL0_PC0_P1DIV_SHIFT	20
506c586e109SHauke Mehrtens 
507c586e109SHauke Mehrtens #define BCMA_CC_PMU1_PLL0_PC2_NDIV_INT_MASK	0x1ff00000
508c586e109SHauke Mehrtens #define BCMA_CC_PMU1_PLL0_PC2_NDIV_INT_SHIFT	20
509c586e109SHauke Mehrtens 
510cc2d1de0SRafał Miłecki #define BCMA_CCB_MII_MNG_CTL		0x0000
511cc2d1de0SRafał Miłecki #define BCMA_CCB_MII_MNG_CMD_DATA	0x0004
512cc2d1de0SRafał Miłecki 
513984e5befSRafał Miłecki /* BCM4331 ChipControl numbers. */
514984e5befSRafał Miłecki #define BCMA_CHIPCTL_4331_BT_COEXIST		BIT(0)	/* 0 disable */
515984e5befSRafał Miłecki #define BCMA_CHIPCTL_4331_SECI			BIT(1)	/* 0 SECI is disabled (JATG functional) */
516984e5befSRafał Miłecki #define BCMA_CHIPCTL_4331_EXT_LNA		BIT(2)	/* 0 disable */
517984e5befSRafał Miłecki #define BCMA_CHIPCTL_4331_SPROM_GPIO13_15	BIT(3)	/* sprom/gpio13-15 mux */
518984e5befSRafał Miłecki #define BCMA_CHIPCTL_4331_EXTPA_EN		BIT(4)	/* 0 ext pa disable, 1 ext pa enabled */
519984e5befSRafał Miłecki #define BCMA_CHIPCTL_4331_GPIOCLK_ON_SPROMCS	BIT(5)	/* set drive out GPIO_CLK on sprom_cs pin */
520984e5befSRafał Miłecki #define BCMA_CHIPCTL_4331_PCIE_MDIO_ON_SPROMCS	BIT(6)	/* use sprom_cs pin as PCIE mdio interface */
521984e5befSRafał Miłecki #define BCMA_CHIPCTL_4331_EXTPA_ON_GPIO2_5	BIT(7)	/* aband extpa will be at gpio2/5 and sprom_dout */
522984e5befSRafał Miłecki #define BCMA_CHIPCTL_4331_OVR_PIPEAUXCLKEN	BIT(8)	/* override core control on pipe_AuxClkEnable */
523984e5befSRafał Miłecki #define BCMA_CHIPCTL_4331_OVR_PIPEAUXPWRDOWN	BIT(9)	/* override core control on pipe_AuxPowerDown */
524984e5befSRafał Miłecki #define BCMA_CHIPCTL_4331_PCIE_AUXCLKEN		BIT(10)	/* pcie_auxclkenable */
525984e5befSRafał Miłecki #define BCMA_CHIPCTL_4331_PCIE_PIPE_PLLDOWN	BIT(11)	/* pcie_pipe_pllpowerdown */
52600eeedcfSHauke Mehrtens #define BCMA_CHIPCTL_4331_EXTPA_EN2		BIT(12)	/* 0 ext pa disable, 1 ext pa enabled */
527984e5befSRafał Miłecki #define BCMA_CHIPCTL_4331_BT_SHD0_ON_GPIO4	BIT(16)	/* enable bt_shd0 at gpio4 */
528984e5befSRafał Miłecki #define BCMA_CHIPCTL_4331_BT_SHD1_ON_GPIO5	BIT(17)	/* enable bt_shd1 at gpio5 */
529984e5befSRafał Miłecki 
530b9562545SHauke Mehrtens /* 43224 chip-specific ChipControl register bits */
531b9562545SHauke Mehrtens #define BCMA_CCTRL_43224_GPIO_TOGGLE		0x8000		/* gpio[3:0] pins as btcoex or s/w gpio */
532b9562545SHauke Mehrtens #define BCMA_CCTRL_43224A0_12MA_LED_DRIVE	0x00F000F0	/* 12 mA drive strength */
533b9562545SHauke Mehrtens #define BCMA_CCTRL_43224B0_12MA_LED_DRIVE	0xF0		/* 12 mA drive strength for later 43224s */
534b9562545SHauke Mehrtens 
535b9562545SHauke Mehrtens /* 4313 Chip specific ChipControl register bits */
536b9562545SHauke Mehrtens #define BCMA_CCTRL_4313_12MA_LED_DRIVE		0x00000007	/* 12 mA drive strengh for later 4313 */
537b9562545SHauke Mehrtens 
5383213e1a5SRafał Miłecki /* BCM5357 ChipControl register bits */
5393213e1a5SRafał Miłecki #define BCMA_CHIPCTL_5357_EXTPA			BIT(14)
5403213e1a5SRafał Miłecki #define BCMA_CHIPCTL_5357_ANT_MUX_2O3		BIT(15)
5413213e1a5SRafał Miłecki #define BCMA_CHIPCTL_5357_NFLASH		BIT(16)
5423213e1a5SRafał Miłecki #define BCMA_CHIPCTL_5357_I2S_PINS_ENABLE	BIT(18)
5433213e1a5SRafał Miłecki #define BCMA_CHIPCTL_5357_I2CSPI_PINS_ENABLE	BIT(19)
5443213e1a5SRafał Miłecki 
54588f9b65dSRafał Miłecki #define BCMA_RES_4314_LPLDO_PU			BIT(0)
54688f9b65dSRafał Miłecki #define BCMA_RES_4314_PMU_SLEEP_DIS		BIT(1)
54788f9b65dSRafał Miłecki #define BCMA_RES_4314_PMU_BG_PU			BIT(2)
54888f9b65dSRafał Miłecki #define BCMA_RES_4314_CBUCK_LPOM_PU		BIT(3)
54988f9b65dSRafał Miłecki #define BCMA_RES_4314_CBUCK_PFM_PU		BIT(4)
55088f9b65dSRafał Miłecki #define BCMA_RES_4314_CLDO_PU			BIT(5)
55188f9b65dSRafał Miłecki #define BCMA_RES_4314_LPLDO2_LVM		BIT(6)
55288f9b65dSRafał Miłecki #define BCMA_RES_4314_WL_PMU_PU			BIT(7)
55388f9b65dSRafał Miłecki #define BCMA_RES_4314_LNLDO_PU			BIT(8)
55488f9b65dSRafał Miłecki #define BCMA_RES_4314_LDO3P3_PU			BIT(9)
55588f9b65dSRafał Miłecki #define BCMA_RES_4314_OTP_PU			BIT(10)
55688f9b65dSRafał Miłecki #define BCMA_RES_4314_XTAL_PU			BIT(11)
55788f9b65dSRafał Miłecki #define BCMA_RES_4314_WL_PWRSW_PU		BIT(12)
55888f9b65dSRafał Miłecki #define BCMA_RES_4314_LQ_AVAIL			BIT(13)
55988f9b65dSRafał Miłecki #define BCMA_RES_4314_LOGIC_RET			BIT(14)
56088f9b65dSRafał Miłecki #define BCMA_RES_4314_MEM_SLEEP			BIT(15)
56188f9b65dSRafał Miłecki #define BCMA_RES_4314_MACPHY_RET		BIT(16)
56288f9b65dSRafał Miłecki #define BCMA_RES_4314_WL_CORE_READY		BIT(17)
56388f9b65dSRafał Miłecki #define BCMA_RES_4314_ILP_REQ			BIT(18)
56488f9b65dSRafał Miłecki #define BCMA_RES_4314_ALP_AVAIL			BIT(19)
56588f9b65dSRafał Miłecki #define BCMA_RES_4314_MISC_PWRSW_PU		BIT(20)
56688f9b65dSRafał Miłecki #define BCMA_RES_4314_SYNTH_PWRSW_PU		BIT(21)
56788f9b65dSRafał Miłecki #define BCMA_RES_4314_RX_PWRSW_PU		BIT(22)
56888f9b65dSRafał Miłecki #define BCMA_RES_4314_RADIO_PU			BIT(23)
56988f9b65dSRafał Miłecki #define BCMA_RES_4314_VCO_LDO_PU		BIT(24)
57088f9b65dSRafał Miłecki #define BCMA_RES_4314_AFE_LDO_PU		BIT(25)
57188f9b65dSRafał Miłecki #define BCMA_RES_4314_RX_LDO_PU			BIT(26)
57288f9b65dSRafał Miłecki #define BCMA_RES_4314_TX_LDO_PU			BIT(27)
57388f9b65dSRafał Miłecki #define BCMA_RES_4314_HT_AVAIL			BIT(28)
57488f9b65dSRafał Miłecki #define BCMA_RES_4314_MACPHY_CLK_AVAIL		BIT(29)
57588f9b65dSRafał Miłecki 
5768369ae33SRafał Miłecki /* Data for the PMU, if available.
5778369ae33SRafał Miłecki  * Check availability with ((struct bcma_chipcommon)->capabilities & BCMA_CC_CAP_PMU)
5788369ae33SRafał Miłecki  */
5798369ae33SRafał Miłecki struct bcma_chipcommon_pmu {
580b3c47afbSRafał Miłecki 	struct bcma_device *core;	/* Can be separated core or just ChipCommon one */
5818369ae33SRafał Miłecki 	u8 rev;			/* PMU revision */
5828369ae33SRafał Miłecki 	u32 crystalfreq;	/* The active crystal frequency (in kHz) */
5838369ae33SRafał Miłecki };
5848369ae33SRafał Miłecki 
585d6a3b51aSRafał Miłecki #ifdef CONFIG_BCMA_PFLASH
58621e0534aSHauke Mehrtens struct bcma_pflash {
587360dc31eSHauke Mehrtens 	bool present;
58821e0534aSHauke Mehrtens };
589d6a3b51aSRafał Miłecki #endif
590e3afe0e5SHauke Mehrtens 
591d57ef3a6SRafał Miłecki #ifdef CONFIG_BCMA_SFLASH
592665d2c28SBrian Norris struct mtd_info;
593665d2c28SBrian Norris 
594d57ef3a6SRafał Miłecki struct bcma_sflash {
595d57ef3a6SRafał Miłecki 	bool present;
596d57ef3a6SRafał Miłecki 	u32 blocksize;
597d57ef3a6SRafał Miłecki 	u16 numblocks;
598d57ef3a6SRafał Miłecki 	u32 size;
599d57ef3a6SRafał Miłecki };
600d57ef3a6SRafał Miłecki #endif
601d57ef3a6SRafał Miłecki 
602371a0044SRafał Miłecki #ifdef CONFIG_BCMA_NFLASH
603371a0044SRafał Miłecki struct bcma_nflash {
60402d1d0e4SFlorian Fainelli 	/* Must be the fist member for the brcmnand driver to
60502d1d0e4SFlorian Fainelli 	 * de-reference that structure.
60602d1d0e4SFlorian Fainelli 	 */
60702d1d0e4SFlorian Fainelli 	struct brcmnand_platform_data brcmnand_info;
608371a0044SRafał Miłecki 	bool present;
609e661b75aSHauke Mehrtens 	bool boot;		/* This is the flash the SoC boots from */
610371a0044SRafał Miłecki };
611371a0044SRafał Miłecki #endif
612371a0044SRafał Miłecki 
613d6a3b51aSRafał Miłecki #ifdef CONFIG_BCMA_DRIVER_MIPS
614e3afe0e5SHauke Mehrtens struct bcma_serial_port {
615e3afe0e5SHauke Mehrtens 	void *regs;
616e3afe0e5SHauke Mehrtens 	unsigned long clockspeed;
617e3afe0e5SHauke Mehrtens 	unsigned int irq;
618e3afe0e5SHauke Mehrtens 	unsigned int baud_base;
619e3afe0e5SHauke Mehrtens 	unsigned int reg_shift;
620e3afe0e5SHauke Mehrtens };
62121e0534aSHauke Mehrtens #endif /* CONFIG_BCMA_DRIVER_MIPS */
62221e0534aSHauke Mehrtens 
6238369ae33SRafał Miłecki struct bcma_drv_cc {
6248369ae33SRafał Miłecki 	struct bcma_device *core;
6258369ae33SRafał Miłecki 	u32 status;
6268369ae33SRafał Miłecki 	u32 capabilities;
6278369ae33SRafał Miłecki 	u32 capabilities_ext;
628517f43e5SHauke Mehrtens 	u8 setup_done:1;
62949655bb8SHauke Mehrtens 	u8 early_setup_done:1;
6308369ae33SRafał Miłecki 	/* Fast Powerup Delay constant */
6318369ae33SRafał Miłecki 	u16 fast_pwrup_delay;
6328369ae33SRafał Miłecki 	struct bcma_chipcommon_pmu pmu;
633d6a3b51aSRafał Miłecki #ifdef CONFIG_BCMA_PFLASH
63421e0534aSHauke Mehrtens 	struct bcma_pflash pflash;
635d6a3b51aSRafał Miłecki #endif
636d57ef3a6SRafał Miłecki #ifdef CONFIG_BCMA_SFLASH
637d57ef3a6SRafał Miłecki 	struct bcma_sflash sflash;
638d57ef3a6SRafał Miłecki #endif
639371a0044SRafał Miłecki #ifdef CONFIG_BCMA_NFLASH
640371a0044SRafał Miłecki 	struct bcma_nflash nflash;
641371a0044SRafał Miłecki #endif
642e3afe0e5SHauke Mehrtens 
643d6a3b51aSRafał Miłecki #ifdef CONFIG_BCMA_DRIVER_MIPS
644e3afe0e5SHauke Mehrtens 	int nr_serial_ports;
645e3afe0e5SHauke Mehrtens 	struct bcma_serial_port serial_ports[4];
64621e0534aSHauke Mehrtens #endif /* CONFIG_BCMA_DRIVER_MIPS */
647a22a3114SHauke Mehrtens 	u32 ticks_per_ms;
648a4855f39SHauke Mehrtens 	struct platform_device *watchdog;
649ef85fb28SHauke Mehrtens 
650ef85fb28SHauke Mehrtens 	/* Lock for GPIO register access. */
651ef85fb28SHauke Mehrtens 	spinlock_t gpio_lock;
652cf0936b0SHauke Mehrtens #ifdef CONFIG_BCMA_DRIVER_GPIO
653cf0936b0SHauke Mehrtens 	struct gpio_chip gpio;
654cf0936b0SHauke Mehrtens #endif
6558369ae33SRafał Miłecki };
6568369ae33SRafał Miłecki 
6571716bcf3SHauke Mehrtens struct bcma_drv_cc_b {
6581716bcf3SHauke Mehrtens 	struct bcma_device *core;
6591716bcf3SHauke Mehrtens 	u8 setup_done:1;
6601716bcf3SHauke Mehrtens 	void __iomem *mii;
6611716bcf3SHauke Mehrtens };
6621716bcf3SHauke Mehrtens 
6638369ae33SRafał Miłecki /* Register access */
6648369ae33SRafał Miłecki #define bcma_cc_read32(cc, offset) \
6658369ae33SRafał Miłecki 	bcma_read32((cc)->core, offset)
6668369ae33SRafał Miłecki #define bcma_cc_write32(cc, offset, val) \
6678369ae33SRafał Miłecki 	bcma_write32((cc)->core, offset, val)
6688369ae33SRafał Miłecki 
6698369ae33SRafał Miłecki #define bcma_cc_mask32(cc, offset, mask) \
6708369ae33SRafał Miłecki 	bcma_cc_write32(cc, offset, bcma_cc_read32(cc, offset) & (mask))
6718369ae33SRafał Miłecki #define bcma_cc_set32(cc, offset, set) \
6728369ae33SRafał Miłecki 	bcma_cc_write32(cc, offset, bcma_cc_read32(cc, offset) | (set))
6738369ae33SRafał Miłecki #define bcma_cc_maskset32(cc, offset, mask, set) \
6748369ae33SRafał Miłecki 	bcma_cc_write32(cc, offset, (bcma_cc_read32(cc, offset) & (mask)) | (set))
6758369ae33SRafał Miłecki 
676b3c47afbSRafał Miłecki /* PMU registers access */
677b3c47afbSRafał Miłecki #define bcma_pmu_read32(cc, offset) \
678b3c47afbSRafał Miłecki 	bcma_read32((cc)->pmu.core, offset)
679b3c47afbSRafał Miłecki #define bcma_pmu_write32(cc, offset, val) \
680b3c47afbSRafał Miłecki 	bcma_write32((cc)->pmu.core, offset, val)
681b3c47afbSRafał Miłecki 
682b3c47afbSRafał Miłecki #define bcma_pmu_mask32(cc, offset, mask) \
683b3c47afbSRafał Miłecki 	bcma_pmu_write32(cc, offset, bcma_pmu_read32(cc, offset) & (mask))
684b3c47afbSRafał Miłecki #define bcma_pmu_set32(cc, offset, set) \
685b3c47afbSRafał Miłecki 	bcma_pmu_write32(cc, offset, bcma_pmu_read32(cc, offset) | (set))
686b3c47afbSRafał Miłecki #define bcma_pmu_maskset32(cc, offset, mask, set) \
687b3c47afbSRafał Miłecki 	bcma_pmu_write32(cc, offset, (bcma_pmu_read32(cc, offset) & (mask)) | (set))
688b3c47afbSRafał Miłecki 
689a22a3114SHauke Mehrtens extern u32 bcma_chipco_watchdog_timer_set(struct bcma_drv_cc *cc, u32 ticks);
6908369ae33SRafał Miłecki 
6916951618bSHauke Mehrtens extern u32 bcma_chipco_get_alp_clock(struct bcma_drv_cc *cc);
6926951618bSHauke Mehrtens 
6938369ae33SRafał Miłecki void bcma_chipco_irq_mask(struct bcma_drv_cc *cc, u32 mask, u32 value);
6948369ae33SRafał Miłecki 
6958369ae33SRafał Miłecki u32 bcma_chipco_irq_status(struct bcma_drv_cc *cc, u32 mask);
6968369ae33SRafał Miłecki 
6978369ae33SRafał Miłecki /* Chipcommon GPIO pin access. */
6988369ae33SRafał Miłecki u32 bcma_chipco_gpio_in(struct bcma_drv_cc *cc, u32 mask);
6998369ae33SRafał Miłecki u32 bcma_chipco_gpio_out(struct bcma_drv_cc *cc, u32 mask, u32 value);
7008369ae33SRafał Miłecki u32 bcma_chipco_gpio_outen(struct bcma_drv_cc *cc, u32 mask, u32 value);
7018369ae33SRafał Miłecki u32 bcma_chipco_gpio_control(struct bcma_drv_cc *cc, u32 mask, u32 value);
7028369ae33SRafał Miłecki u32 bcma_chipco_gpio_intmask(struct bcma_drv_cc *cc, u32 mask, u32 value);
7038369ae33SRafał Miłecki u32 bcma_chipco_gpio_polarity(struct bcma_drv_cc *cc, u32 mask, u32 value);
704ea3488f4SHauke Mehrtens u32 bcma_chipco_gpio_pullup(struct bcma_drv_cc *cc, u32 mask, u32 value);
705ea3488f4SHauke Mehrtens u32 bcma_chipco_gpio_pulldown(struct bcma_drv_cc *cc, u32 mask, u32 value);
7068369ae33SRafał Miłecki 
7078369ae33SRafał Miłecki /* PMU support */
7083861b2c5SRafał Miłecki extern void bcma_chipco_pll_write(struct bcma_drv_cc *cc, u32 offset,
7093861b2c5SRafał Miłecki 				  u32 value);
7103861b2c5SRafał Miłecki extern void bcma_chipco_pll_maskset(struct bcma_drv_cc *cc, u32 offset,
7113861b2c5SRafał Miłecki 				    u32 mask, u32 set);
7123861b2c5SRafał Miłecki extern void bcma_chipco_chipctl_maskset(struct bcma_drv_cc *cc,
7133861b2c5SRafał Miłecki 					u32 offset, u32 mask, u32 set);
7143861b2c5SRafał Miłecki extern void bcma_chipco_regctl_maskset(struct bcma_drv_cc *cc,
7153861b2c5SRafał Miłecki 				       u32 offset, u32 mask, u32 set);
716c586e109SHauke Mehrtens extern void bcma_pmu_spuravoid_pllupdate(struct bcma_drv_cc *cc, int spuravoid);
7173861b2c5SRafał Miłecki 
718dd4544f0SRafał Miłecki extern u32 bcma_pmu_get_bus_clock(struct bcma_drv_cc *cc);
719dd4544f0SRafał Miłecki 
7201716bcf3SHauke Mehrtens void bcma_chipco_b_mii_write(struct bcma_drv_cc_b *ccb, u32 offset, u32 value);
7211716bcf3SHauke Mehrtens 
7228369ae33SRafał Miłecki #endif /* LINUX_BCMA_DRIVER_CC_H_ */
723