xref: /linux-6.15/drivers/video/fbdev/riva/fbdev.c (revision 1af45064)
1f7018c21STomi Valkeinen /*
2f7018c21STomi Valkeinen  * linux/drivers/video/riva/fbdev.c - nVidia RIVA 128/TNT/TNT2 fb driver
3f7018c21STomi Valkeinen  *
4f7018c21STomi Valkeinen  * Maintained by Ani Joshi <[email protected]>
5f7018c21STomi Valkeinen  *
6f7018c21STomi Valkeinen  * Copyright 1999-2000 Jeff Garzik
7f7018c21STomi Valkeinen  *
8f7018c21STomi Valkeinen  * Contributors:
9f7018c21STomi Valkeinen  *
10f7018c21STomi Valkeinen  *	Ani Joshi:  Lots of debugging and cleanup work, really helped
11f7018c21STomi Valkeinen  *	get the driver going
12f7018c21STomi Valkeinen  *
13f7018c21STomi Valkeinen  *	Ferenc Bakonyi:  Bug fixes, cleanup, modularization
14f7018c21STomi Valkeinen  *
15f7018c21STomi Valkeinen  *	Jindrich Makovicka:  Accel code help, hw cursor, mtrr
16f7018c21STomi Valkeinen  *
17f7018c21STomi Valkeinen  *	Paul Richards:  Bug fixes, updates
18f7018c21STomi Valkeinen  *
19f7018c21STomi Valkeinen  * Initial template from skeletonfb.c, created 28 Dec 1997 by Geert Uytterhoeven
20f7018c21STomi Valkeinen  * Includes riva_hw.c from nVidia, see copyright below.
21f7018c21STomi Valkeinen  * KGI code provided the basis for state storage, init, and mode switching.
22f7018c21STomi Valkeinen  *
23f7018c21STomi Valkeinen  * This file is subject to the terms and conditions of the GNU General Public
24f7018c21STomi Valkeinen  * License.  See the file COPYING in the main directory of this archive
25f7018c21STomi Valkeinen  * for more details.
26f7018c21STomi Valkeinen  *
27f7018c21STomi Valkeinen  * Known bugs and issues:
28f7018c21STomi Valkeinen  *	restoring text mode fails
29f7018c21STomi Valkeinen  *	doublescan modes are broken
30f7018c21STomi Valkeinen  */
31f7018c21STomi Valkeinen 
32145eed48SThomas Zimmermann #include <linux/aperture.h>
33f7018c21STomi Valkeinen #include <linux/module.h>
34f7018c21STomi Valkeinen #include <linux/kernel.h>
35f7018c21STomi Valkeinen #include <linux/errno.h>
36f7018c21STomi Valkeinen #include <linux/string.h>
37f7018c21STomi Valkeinen #include <linux/mm.h>
38f7018c21STomi Valkeinen #include <linux/slab.h>
39f7018c21STomi Valkeinen #include <linux/delay.h>
40f7018c21STomi Valkeinen #include <linux/fb.h>
41f7018c21STomi Valkeinen #include <linux/init.h>
42f7018c21STomi Valkeinen #include <linux/pci.h>
43f7018c21STomi Valkeinen #include <linux/backlight.h>
44f7018c21STomi Valkeinen #include <linux/bitrev.h>
45f7018c21STomi Valkeinen #ifdef CONFIG_PMAC_BACKLIGHT
46f7018c21STomi Valkeinen #include <asm/machdep.h>
47f7018c21STomi Valkeinen #include <asm/backlight.h>
48f7018c21STomi Valkeinen #endif
49f7018c21STomi Valkeinen 
50f7018c21STomi Valkeinen #include "rivafb.h"
51f7018c21STomi Valkeinen #include "nvreg.h"
52f7018c21STomi Valkeinen 
53f7018c21STomi Valkeinen /* version number of this driver */
54f7018c21STomi Valkeinen #define RIVAFB_VERSION "0.9.5b"
55f7018c21STomi Valkeinen 
56f7018c21STomi Valkeinen /* ------------------------------------------------------------------------- *
57f7018c21STomi Valkeinen  *
58f7018c21STomi Valkeinen  * various helpful macros and constants
59f7018c21STomi Valkeinen  *
60f7018c21STomi Valkeinen  * ------------------------------------------------------------------------- */
61f7018c21STomi Valkeinen #ifdef CONFIG_FB_RIVA_DEBUG
62f7018c21STomi Valkeinen #define NVTRACE          printk
63f7018c21STomi Valkeinen #else
64f7018c21STomi Valkeinen #define NVTRACE          if(0) printk
65f7018c21STomi Valkeinen #endif
66f7018c21STomi Valkeinen 
67f7018c21STomi Valkeinen #define NVTRACE_ENTER(...)  NVTRACE("%s START\n", __func__)
68f7018c21STomi Valkeinen #define NVTRACE_LEAVE(...)  NVTRACE("%s END\n", __func__)
69f7018c21STomi Valkeinen 
70f7018c21STomi Valkeinen #ifdef CONFIG_FB_RIVA_DEBUG
71f7018c21STomi Valkeinen #define assert(expr) \
72f7018c21STomi Valkeinen 	if(!(expr)) { \
73f7018c21STomi Valkeinen 	printk( "Assertion failed! %s,%s,%s,line=%d\n",\
74f7018c21STomi Valkeinen 	#expr,__FILE__,__func__,__LINE__); \
75f7018c21STomi Valkeinen 	BUG(); \
76f7018c21STomi Valkeinen 	}
77f7018c21STomi Valkeinen #else
78f7018c21STomi Valkeinen #define assert(expr)
79f7018c21STomi Valkeinen #endif
80f7018c21STomi Valkeinen 
81f7018c21STomi Valkeinen #define PFX "rivafb: "
82f7018c21STomi Valkeinen 
83f7018c21STomi Valkeinen /* macro that allows you to set overflow bits */
84f7018c21STomi Valkeinen #define SetBitField(value,from,to) SetBF(to,GetBF(value,from))
85f7018c21STomi Valkeinen #define SetBit(n)		(1<<(n))
86f7018c21STomi Valkeinen #define Set8Bits(value)		((value)&0xff)
87f7018c21STomi Valkeinen 
88f7018c21STomi Valkeinen /* HW cursor parameters */
89f7018c21STomi Valkeinen #define MAX_CURS		32
90f7018c21STomi Valkeinen 
91f7018c21STomi Valkeinen /* ------------------------------------------------------------------------- *
92f7018c21STomi Valkeinen  *
93f7018c21STomi Valkeinen  * prototypes
94f7018c21STomi Valkeinen  *
95f7018c21STomi Valkeinen  * ------------------------------------------------------------------------- */
96f7018c21STomi Valkeinen 
97f7018c21STomi Valkeinen static int rivafb_blank(int blank, struct fb_info *info);
98f7018c21STomi Valkeinen 
99f7018c21STomi Valkeinen /* ------------------------------------------------------------------------- *
100f7018c21STomi Valkeinen  *
101f7018c21STomi Valkeinen  * card identification
102f7018c21STomi Valkeinen  *
103f7018c21STomi Valkeinen  * ------------------------------------------------------------------------- */
104f7018c21STomi Valkeinen 
105b5087669SArvind Yadav static const struct pci_device_id rivafb_pci_tbl[] = {
106f7018c21STomi Valkeinen 	{ PCI_VENDOR_ID_NVIDIA_SGS, PCI_DEVICE_ID_NVIDIA_SGS_RIVA128,
107f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
108f7018c21STomi Valkeinen 	{ PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_TNT,
109f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
110f7018c21STomi Valkeinen 	{ PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_TNT2,
111f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
112f7018c21STomi Valkeinen 	{ PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_UTNT2,
113f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
114f7018c21STomi Valkeinen 	{ PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_VTNT2,
115f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
116f7018c21STomi Valkeinen 	{ PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_UVTNT2,
117f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
118f7018c21STomi Valkeinen 	{ PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_ITNT2,
119f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
120f7018c21STomi Valkeinen 	{ PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_GEFORCE_SDR,
121f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
122f7018c21STomi Valkeinen 	{ PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_GEFORCE_DDR,
123f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
124f7018c21STomi Valkeinen 	{ PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_QUADRO,
125f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
126f7018c21STomi Valkeinen 	{ PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_GEFORCE2_MX,
127f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
128f7018c21STomi Valkeinen 	{ PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_GEFORCE2_MX2,
129f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
130f7018c21STomi Valkeinen 	{ PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_GEFORCE2_GO,
131f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
132f7018c21STomi Valkeinen 	{ PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_QUADRO2_MXR,
133f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
134f7018c21STomi Valkeinen 	{ PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_GEFORCE2_GTS,
135f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
136f7018c21STomi Valkeinen 	{ PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_GEFORCE2_GTS2,
137f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
138f7018c21STomi Valkeinen 	{ PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_GEFORCE2_ULTRA,
139f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
140f7018c21STomi Valkeinen 	{ PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_QUADRO2_PRO,
141f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
142f7018c21STomi Valkeinen 	{ PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_GEFORCE4_MX_460,
143f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
144f7018c21STomi Valkeinen 	{ PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_GEFORCE4_MX_440,
145f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
146f7018c21STomi Valkeinen 	// NF2/IGP version, GeForce 4 MX, NV18
147f7018c21STomi Valkeinen 	{ PCI_VENDOR_ID_NVIDIA, 0x01f0,
148f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
149f7018c21STomi Valkeinen 	{ PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_GEFORCE4_MX_420,
150f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
151f7018c21STomi Valkeinen 	{ PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_GEFORCE4_440_GO,
152f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
153f7018c21STomi Valkeinen 	{ PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_GEFORCE4_420_GO,
154f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
155f7018c21STomi Valkeinen 	{ PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_GEFORCE4_420_GO_M32,
156f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
157f7018c21STomi Valkeinen 	{ PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_QUADRO4_500XGL,
158f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
159f7018c21STomi Valkeinen 	{ PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_GEFORCE4_440_GO_M64,
160f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
161f7018c21STomi Valkeinen 	{ PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_QUADRO4_200,
162f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
163f7018c21STomi Valkeinen 	{ PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_QUADRO4_550XGL,
164f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
165f7018c21STomi Valkeinen 	{ PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_QUADRO4_500_GOGL,
166f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
167f7018c21STomi Valkeinen 	{ PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_IGEFORCE2,
168f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
169f7018c21STomi Valkeinen 	{ PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_GEFORCE3,
170f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
171f7018c21STomi Valkeinen 	{ PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_GEFORCE3_1,
172f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
173f7018c21STomi Valkeinen 	{ PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_GEFORCE3_2,
174f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
175f7018c21STomi Valkeinen 	{ PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_QUADRO_DDC,
176f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
177f7018c21STomi Valkeinen 	{ PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_GEFORCE4_TI_4600,
178f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
179f7018c21STomi Valkeinen 	{ PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_GEFORCE4_TI_4400,
180f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
181f7018c21STomi Valkeinen 	{ PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_GEFORCE4_TI_4200,
182f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
183f7018c21STomi Valkeinen  	{ PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_QUADRO4_900XGL,
184f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
185f7018c21STomi Valkeinen 	{ PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_QUADRO4_750XGL,
186f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
187f7018c21STomi Valkeinen 	{ PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_QUADRO4_700XGL,
188f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
189f7018c21STomi Valkeinen 	{ PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_GEFORCE_FX_GO_5200,
190f7018c21STomi Valkeinen 	  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0 },
191f7018c21STomi Valkeinen 	{ 0, } /* terminate list */
192f7018c21STomi Valkeinen };
193f7018c21STomi Valkeinen MODULE_DEVICE_TABLE(pci, rivafb_pci_tbl);
194f7018c21STomi Valkeinen 
195f7018c21STomi Valkeinen /* ------------------------------------------------------------------------- *
196f7018c21STomi Valkeinen  *
197f7018c21STomi Valkeinen  * global variables
198f7018c21STomi Valkeinen  *
199f7018c21STomi Valkeinen  * ------------------------------------------------------------------------- */
200f7018c21STomi Valkeinen 
201f7018c21STomi Valkeinen /* command line data, set in rivafb_setup() */
202f7018c21STomi Valkeinen static int flatpanel = -1; /* Autodetect later */
203f7018c21STomi Valkeinen static int forceCRTC = -1;
204f7018c21STomi Valkeinen static bool noaccel  = 0;
205f7018c21STomi Valkeinen static bool nomtrr = 0;
20672081524SJoe Perches static int backlight = IS_BUILTIN(CONFIG_PMAC_BACKLIGHT);
207f7018c21STomi Valkeinen 
208f7018c21STomi Valkeinen static char *mode_option = NULL;
209f7018c21STomi Valkeinen static bool strictmode       = 0;
210f7018c21STomi Valkeinen 
211f7018c21STomi Valkeinen static struct fb_fix_screeninfo rivafb_fix = {
212f7018c21STomi Valkeinen 	.type		= FB_TYPE_PACKED_PIXELS,
213f7018c21STomi Valkeinen 	.xpanstep	= 1,
214f7018c21STomi Valkeinen 	.ypanstep	= 1,
215f7018c21STomi Valkeinen };
216f7018c21STomi Valkeinen 
217f7018c21STomi Valkeinen static struct fb_var_screeninfo rivafb_default_var = {
218f7018c21STomi Valkeinen 	.xres		= 640,
219f7018c21STomi Valkeinen 	.yres		= 480,
220f7018c21STomi Valkeinen 	.xres_virtual	= 640,
221f7018c21STomi Valkeinen 	.yres_virtual	= 480,
222f7018c21STomi Valkeinen 	.bits_per_pixel	= 8,
223f7018c21STomi Valkeinen 	.red		= {0, 8, 0},
224f7018c21STomi Valkeinen 	.green		= {0, 8, 0},
225f7018c21STomi Valkeinen 	.blue		= {0, 8, 0},
226f7018c21STomi Valkeinen 	.transp		= {0, 0, 0},
227f7018c21STomi Valkeinen 	.activate	= FB_ACTIVATE_NOW,
228f7018c21STomi Valkeinen 	.height		= -1,
229f7018c21STomi Valkeinen 	.width		= -1,
230f7018c21STomi Valkeinen 	.pixclock	= 39721,
231f7018c21STomi Valkeinen 	.left_margin	= 40,
232f7018c21STomi Valkeinen 	.right_margin	= 24,
233f7018c21STomi Valkeinen 	.upper_margin	= 32,
234f7018c21STomi Valkeinen 	.lower_margin	= 11,
235f7018c21STomi Valkeinen 	.hsync_len	= 96,
236f7018c21STomi Valkeinen 	.vsync_len	= 2,
237f7018c21STomi Valkeinen 	.vmode		= FB_VMODE_NONINTERLACED
238f7018c21STomi Valkeinen };
239f7018c21STomi Valkeinen 
240f7018c21STomi Valkeinen /* from GGI */
241f7018c21STomi Valkeinen static const struct riva_regs reg_template = {
242f7018c21STomi Valkeinen 	{0x00, 0x01, 0x02, 0x03, 0x04, 0x05, 0x06, 0x07,	/* ATTR */
243f7018c21STomi Valkeinen 	 0x08, 0x09, 0x0A, 0x0B, 0x0C, 0x0D, 0x0E, 0x0F,
244f7018c21STomi Valkeinen 	 0x41, 0x01, 0x0F, 0x00, 0x00},
245f7018c21STomi Valkeinen 	{0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00,	/* CRT  */
246f7018c21STomi Valkeinen 	 0x00, 0x00, 0x20, 0x00, 0x00, 0x00, 0x00, 0x00,
247f7018c21STomi Valkeinen 	 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0xE3,	/* 0x10 */
248f7018c21STomi Valkeinen 	 0xFF, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00,
249f7018c21STomi Valkeinen 	 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00,	/* 0x20 */
250f7018c21STomi Valkeinen 	 0x40, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00,
251f7018c21STomi Valkeinen 	 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00,	/* 0x30 */
252f7018c21STomi Valkeinen 	 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00,
253f7018c21STomi Valkeinen 	 0x00,							/* 0x40 */
254f7018c21STomi Valkeinen 	 },
255f7018c21STomi Valkeinen 	{0x00, 0x00, 0x00, 0x00, 0x00, 0x40, 0x05, 0x0F,	/* GRA  */
256f7018c21STomi Valkeinen 	 0xFF},
257f7018c21STomi Valkeinen 	{0x03, 0x01, 0x0F, 0x00, 0x0E},				/* SEQ  */
258f7018c21STomi Valkeinen 	0xEB							/* MISC */
259f7018c21STomi Valkeinen };
260f7018c21STomi Valkeinen 
261f7018c21STomi Valkeinen /*
262f7018c21STomi Valkeinen  * Backlight control
263f7018c21STomi Valkeinen  */
264f7018c21STomi Valkeinen #ifdef CONFIG_FB_RIVA_BACKLIGHT
265f7018c21STomi Valkeinen /* We do not have any information about which values are allowed, thus
266f7018c21STomi Valkeinen  * we used safe values.
267f7018c21STomi Valkeinen  */
268f7018c21STomi Valkeinen #define MIN_LEVEL 0x158
269f7018c21STomi Valkeinen #define MAX_LEVEL 0x534
270f7018c21STomi Valkeinen #define LEVEL_STEP ((MAX_LEVEL - MIN_LEVEL) / FB_BACKLIGHT_MAX)
271f7018c21STomi Valkeinen 
riva_bl_get_level_brightness(struct riva_par * par,int level)272f7018c21STomi Valkeinen static int riva_bl_get_level_brightness(struct riva_par *par,
273f7018c21STomi Valkeinen 		int level)
274f7018c21STomi Valkeinen {
275f7018c21STomi Valkeinen 	struct fb_info *info = pci_get_drvdata(par->pdev);
276f7018c21STomi Valkeinen 	int nlevel;
277f7018c21STomi Valkeinen 
278f7018c21STomi Valkeinen 	/* Get and convert the value */
279f7018c21STomi Valkeinen 	/* No locking on bl_curve since accessing a single value */
280f7018c21STomi Valkeinen 	nlevel = MIN_LEVEL + info->bl_curve[level] * LEVEL_STEP;
281f7018c21STomi Valkeinen 
282f7018c21STomi Valkeinen 	if (nlevel < 0)
283f7018c21STomi Valkeinen 		nlevel = 0;
284f7018c21STomi Valkeinen 	else if (nlevel < MIN_LEVEL)
285f7018c21STomi Valkeinen 		nlevel = MIN_LEVEL;
286f7018c21STomi Valkeinen 	else if (nlevel > MAX_LEVEL)
287f7018c21STomi Valkeinen 		nlevel = MAX_LEVEL;
288f7018c21STomi Valkeinen 
289f7018c21STomi Valkeinen 	return nlevel;
290f7018c21STomi Valkeinen }
291f7018c21STomi Valkeinen 
riva_bl_update_status(struct backlight_device * bd)292f7018c21STomi Valkeinen static int riva_bl_update_status(struct backlight_device *bd)
293f7018c21STomi Valkeinen {
294f7018c21STomi Valkeinen 	struct riva_par *par = bl_get_data(bd);
295f7018c21STomi Valkeinen 	U032 tmp_pcrt, tmp_pmc;
2968791906eSStephen Kitt 	int level = backlight_get_brightness(bd);
297f7018c21STomi Valkeinen 
298f7018c21STomi Valkeinen 	tmp_pmc = NV_RD32(par->riva.PMC, 0x10F0) & 0x0000FFFF;
299f7018c21STomi Valkeinen 	tmp_pcrt = NV_RD32(par->riva.PCRTC0, 0x081C) & 0xFFFFFFFC;
300f7018c21STomi Valkeinen 	if(level > 0) {
301f7018c21STomi Valkeinen 		tmp_pcrt |= 0x1;
302f7018c21STomi Valkeinen 		tmp_pmc |= (1 << 31); /* backlight bit */
303f7018c21STomi Valkeinen 		tmp_pmc |= riva_bl_get_level_brightness(par, level) << 16; /* level */
304f7018c21STomi Valkeinen 	}
305f7018c21STomi Valkeinen 	NV_WR32(par->riva.PCRTC0, 0x081C, tmp_pcrt);
306f7018c21STomi Valkeinen 	NV_WR32(par->riva.PMC, 0x10F0, tmp_pmc);
307f7018c21STomi Valkeinen 
308f7018c21STomi Valkeinen 	return 0;
309f7018c21STomi Valkeinen }
310f7018c21STomi Valkeinen 
311f7018c21STomi Valkeinen static const struct backlight_ops riva_bl_ops = {
312f7018c21STomi Valkeinen 	.update_status	= riva_bl_update_status,
313f7018c21STomi Valkeinen };
314f7018c21STomi Valkeinen 
riva_bl_init(struct riva_par * par)315f7018c21STomi Valkeinen static void riva_bl_init(struct riva_par *par)
316f7018c21STomi Valkeinen {
317f7018c21STomi Valkeinen 	struct backlight_properties props;
318f7018c21STomi Valkeinen 	struct fb_info *info = pci_get_drvdata(par->pdev);
319f7018c21STomi Valkeinen 	struct backlight_device *bd;
320f7018c21STomi Valkeinen 	char name[12];
321f7018c21STomi Valkeinen 
322f7018c21STomi Valkeinen 	if (!par->FlatPanel)
323f7018c21STomi Valkeinen 		return;
324f7018c21STomi Valkeinen 
325f7018c21STomi Valkeinen #ifdef CONFIG_PMAC_BACKLIGHT
326f7018c21STomi Valkeinen 	if (!machine_is(powermac) ||
327f7018c21STomi Valkeinen 	    !pmac_has_backlight_type("mnca"))
328f7018c21STomi Valkeinen 		return;
329f7018c21STomi Valkeinen #endif
330f7018c21STomi Valkeinen 
331f7018c21STomi Valkeinen 	snprintf(name, sizeof(name), "rivabl%d", info->node);
332f7018c21STomi Valkeinen 
333f7018c21STomi Valkeinen 	memset(&props, 0, sizeof(struct backlight_properties));
334f7018c21STomi Valkeinen 	props.type = BACKLIGHT_RAW;
335f7018c21STomi Valkeinen 	props.max_brightness = FB_BACKLIGHT_LEVELS - 1;
336d850f1c3SThomas Zimmermann 	bd = backlight_device_register(name, info->device, par, &riva_bl_ops,
337f7018c21STomi Valkeinen 				       &props);
338f7018c21STomi Valkeinen 	if (IS_ERR(bd)) {
339f7018c21STomi Valkeinen 		info->bl_dev = NULL;
340f7018c21STomi Valkeinen 		printk(KERN_WARNING "riva: Backlight registration failed\n");
341f7018c21STomi Valkeinen 		goto error;
342f7018c21STomi Valkeinen 	}
343f7018c21STomi Valkeinen 
344f7018c21STomi Valkeinen 	info->bl_dev = bd;
345f7018c21STomi Valkeinen 	fb_bl_default_curve(info, 0,
346f7018c21STomi Valkeinen 		MIN_LEVEL * FB_BACKLIGHT_MAX / MAX_LEVEL,
347f7018c21STomi Valkeinen 		FB_BACKLIGHT_MAX);
348f7018c21STomi Valkeinen 
349f7018c21STomi Valkeinen 	bd->props.brightness = bd->props.max_brightness;
350*1af45064SThomas Zimmermann 	bd->props.power = BACKLIGHT_POWER_ON;
351f7018c21STomi Valkeinen 	backlight_update_status(bd);
352f7018c21STomi Valkeinen 
353f7018c21STomi Valkeinen 	printk("riva: Backlight initialized (%s)\n", name);
354f7018c21STomi Valkeinen 
355f7018c21STomi Valkeinen 	return;
356f7018c21STomi Valkeinen 
357f7018c21STomi Valkeinen error:
358f7018c21STomi Valkeinen 	return;
359f7018c21STomi Valkeinen }
360f7018c21STomi Valkeinen 
riva_bl_exit(struct fb_info * info)361f7018c21STomi Valkeinen static void riva_bl_exit(struct fb_info *info)
362f7018c21STomi Valkeinen {
363f7018c21STomi Valkeinen 	struct backlight_device *bd = info->bl_dev;
364f7018c21STomi Valkeinen 
365f7018c21STomi Valkeinen 	backlight_device_unregister(bd);
366f7018c21STomi Valkeinen 	printk("riva: Backlight unloaded\n");
367f7018c21STomi Valkeinen }
368f7018c21STomi Valkeinen #else
riva_bl_init(struct riva_par * par)369f7018c21STomi Valkeinen static inline void riva_bl_init(struct riva_par *par) {}
riva_bl_exit(struct fb_info * info)370f7018c21STomi Valkeinen static inline void riva_bl_exit(struct fb_info *info) {}
371f7018c21STomi Valkeinen #endif /* CONFIG_FB_RIVA_BACKLIGHT */
372f7018c21STomi Valkeinen 
373f7018c21STomi Valkeinen /* ------------------------------------------------------------------------- *
374f7018c21STomi Valkeinen  *
375f7018c21STomi Valkeinen  * MMIO access macros
376f7018c21STomi Valkeinen  *
377f7018c21STomi Valkeinen  * ------------------------------------------------------------------------- */
378f7018c21STomi Valkeinen 
CRTCout(struct riva_par * par,unsigned char index,unsigned char val)379f7018c21STomi Valkeinen static inline void CRTCout(struct riva_par *par, unsigned char index,
380f7018c21STomi Valkeinen 			   unsigned char val)
381f7018c21STomi Valkeinen {
382f7018c21STomi Valkeinen 	VGA_WR08(par->riva.PCIO, 0x3d4, index);
383f7018c21STomi Valkeinen 	VGA_WR08(par->riva.PCIO, 0x3d5, val);
384f7018c21STomi Valkeinen }
385f7018c21STomi Valkeinen 
CRTCin(struct riva_par * par,unsigned char index)386f7018c21STomi Valkeinen static inline unsigned char CRTCin(struct riva_par *par,
387f7018c21STomi Valkeinen 				   unsigned char index)
388f7018c21STomi Valkeinen {
389f7018c21STomi Valkeinen 	VGA_WR08(par->riva.PCIO, 0x3d4, index);
390f7018c21STomi Valkeinen 	return (VGA_RD08(par->riva.PCIO, 0x3d5));
391f7018c21STomi Valkeinen }
392f7018c21STomi Valkeinen 
GRAout(struct riva_par * par,unsigned char index,unsigned char val)393f7018c21STomi Valkeinen static inline void GRAout(struct riva_par *par, unsigned char index,
394f7018c21STomi Valkeinen 			  unsigned char val)
395f7018c21STomi Valkeinen {
396f7018c21STomi Valkeinen 	VGA_WR08(par->riva.PVIO, 0x3ce, index);
397f7018c21STomi Valkeinen 	VGA_WR08(par->riva.PVIO, 0x3cf, val);
398f7018c21STomi Valkeinen }
399f7018c21STomi Valkeinen 
GRAin(struct riva_par * par,unsigned char index)400f7018c21STomi Valkeinen static inline unsigned char GRAin(struct riva_par *par,
401f7018c21STomi Valkeinen 				  unsigned char index)
402f7018c21STomi Valkeinen {
403f7018c21STomi Valkeinen 	VGA_WR08(par->riva.PVIO, 0x3ce, index);
404f7018c21STomi Valkeinen 	return (VGA_RD08(par->riva.PVIO, 0x3cf));
405f7018c21STomi Valkeinen }
406f7018c21STomi Valkeinen 
SEQout(struct riva_par * par,unsigned char index,unsigned char val)407f7018c21STomi Valkeinen static inline void SEQout(struct riva_par *par, unsigned char index,
408f7018c21STomi Valkeinen 			  unsigned char val)
409f7018c21STomi Valkeinen {
410f7018c21STomi Valkeinen 	VGA_WR08(par->riva.PVIO, 0x3c4, index);
411f7018c21STomi Valkeinen 	VGA_WR08(par->riva.PVIO, 0x3c5, val);
412f7018c21STomi Valkeinen }
413f7018c21STomi Valkeinen 
SEQin(struct riva_par * par,unsigned char index)414f7018c21STomi Valkeinen static inline unsigned char SEQin(struct riva_par *par,
415f7018c21STomi Valkeinen 				  unsigned char index)
416f7018c21STomi Valkeinen {
417f7018c21STomi Valkeinen 	VGA_WR08(par->riva.PVIO, 0x3c4, index);
418f7018c21STomi Valkeinen 	return (VGA_RD08(par->riva.PVIO, 0x3c5));
419f7018c21STomi Valkeinen }
420f7018c21STomi Valkeinen 
ATTRout(struct riva_par * par,unsigned char index,unsigned char val)421f7018c21STomi Valkeinen static inline void ATTRout(struct riva_par *par, unsigned char index,
422f7018c21STomi Valkeinen 			   unsigned char val)
423f7018c21STomi Valkeinen {
424f7018c21STomi Valkeinen 	VGA_WR08(par->riva.PCIO, 0x3c0, index);
425f7018c21STomi Valkeinen 	VGA_WR08(par->riva.PCIO, 0x3c0, val);
426f7018c21STomi Valkeinen }
427f7018c21STomi Valkeinen 
ATTRin(struct riva_par * par,unsigned char index)428f7018c21STomi Valkeinen static inline unsigned char ATTRin(struct riva_par *par,
429f7018c21STomi Valkeinen 				   unsigned char index)
430f7018c21STomi Valkeinen {
431f7018c21STomi Valkeinen 	VGA_WR08(par->riva.PCIO, 0x3c0, index);
432f7018c21STomi Valkeinen 	return (VGA_RD08(par->riva.PCIO, 0x3c1));
433f7018c21STomi Valkeinen }
434f7018c21STomi Valkeinen 
MISCout(struct riva_par * par,unsigned char val)435f7018c21STomi Valkeinen static inline void MISCout(struct riva_par *par, unsigned char val)
436f7018c21STomi Valkeinen {
437f7018c21STomi Valkeinen 	VGA_WR08(par->riva.PVIO, 0x3c2, val);
438f7018c21STomi Valkeinen }
439f7018c21STomi Valkeinen 
MISCin(struct riva_par * par)440f7018c21STomi Valkeinen static inline unsigned char MISCin(struct riva_par *par)
441f7018c21STomi Valkeinen {
442f7018c21STomi Valkeinen 	return (VGA_RD08(par->riva.PVIO, 0x3cc));
443f7018c21STomi Valkeinen }
444f7018c21STomi Valkeinen 
reverse_order(u32 * l)445f7018c21STomi Valkeinen static inline void reverse_order(u32 *l)
446f7018c21STomi Valkeinen {
447f7018c21STomi Valkeinen 	u8 *a = (u8 *)l;
448f7018c21STomi Valkeinen 	a[0] = bitrev8(a[0]);
449f7018c21STomi Valkeinen 	a[1] = bitrev8(a[1]);
450f7018c21STomi Valkeinen 	a[2] = bitrev8(a[2]);
451f7018c21STomi Valkeinen 	a[3] = bitrev8(a[3]);
452f7018c21STomi Valkeinen }
453f7018c21STomi Valkeinen 
454f7018c21STomi Valkeinen /* ------------------------------------------------------------------------- *
455f7018c21STomi Valkeinen  *
456f7018c21STomi Valkeinen  * cursor stuff
457f7018c21STomi Valkeinen  *
458f7018c21STomi Valkeinen  * ------------------------------------------------------------------------- */
459f7018c21STomi Valkeinen 
460f7018c21STomi Valkeinen /**
461f7018c21STomi Valkeinen  * rivafb_load_cursor_image - load cursor image to hardware
4625c7ddcc8SSam Ravnborg  * @data8: address to monochrome bitmap (1 = foreground color, 0 = background)
463f7018c21STomi Valkeinen  * @par:  pointer to private data
464f7018c21STomi Valkeinen  * @w:    width of cursor image in pixels
465f7018c21STomi Valkeinen  * @h:    height of cursor image in scanlines
466f7018c21STomi Valkeinen  * @bg:   background color (ARGB1555) - alpha bit determines opacity
467f7018c21STomi Valkeinen  * @fg:   foreground color (ARGB1555)
468f7018c21STomi Valkeinen  *
469f7018c21STomi Valkeinen  * DESCRIPTiON:
470f7018c21STomi Valkeinen  * Loads cursor image based on a monochrome source and mask bitmap.  The
471f7018c21STomi Valkeinen  * image bits determines the color of the pixel, 0 for background, 1 for
472f7018c21STomi Valkeinen  * foreground.  Only the affected region (as determined by @w and @h
473f7018c21STomi Valkeinen  * parameters) will be updated.
474f7018c21STomi Valkeinen  *
475f7018c21STomi Valkeinen  * CALLED FROM:
476f7018c21STomi Valkeinen  * rivafb_cursor()
477f7018c21STomi Valkeinen  */
rivafb_load_cursor_image(struct riva_par * par,u8 * data8,u16 bg,u16 fg,u32 w,u32 h)478f7018c21STomi Valkeinen static void rivafb_load_cursor_image(struct riva_par *par, u8 *data8,
479f7018c21STomi Valkeinen 				     u16 bg, u16 fg, u32 w, u32 h)
480f7018c21STomi Valkeinen {
481f7018c21STomi Valkeinen 	int i, j, k = 0;
482f7018c21STomi Valkeinen 	u32 b, tmp;
483f7018c21STomi Valkeinen 	u32 *data = (u32 *)data8;
484f7018c21STomi Valkeinen 	bg = le16_to_cpu(bg);
485f7018c21STomi Valkeinen 	fg = le16_to_cpu(fg);
486f7018c21STomi Valkeinen 
487f7018c21STomi Valkeinen 	w = (w + 1) & ~1;
488f7018c21STomi Valkeinen 
489f7018c21STomi Valkeinen 	for (i = 0; i < h; i++) {
490f7018c21STomi Valkeinen 		b = *data++;
491f7018c21STomi Valkeinen 		reverse_order(&b);
492f7018c21STomi Valkeinen 
493f7018c21STomi Valkeinen 		for (j = 0; j < w/2; j++) {
494f7018c21STomi Valkeinen 			tmp = 0;
495f7018c21STomi Valkeinen #if defined (__BIG_ENDIAN)
496f7018c21STomi Valkeinen 			tmp = (b & (1 << 31)) ? fg << 16 : bg << 16;
497f7018c21STomi Valkeinen 			b <<= 1;
498f7018c21STomi Valkeinen 			tmp |= (b & (1 << 31)) ? fg : bg;
499f7018c21STomi Valkeinen 			b <<= 1;
500f7018c21STomi Valkeinen #else
501f7018c21STomi Valkeinen 			tmp = (b & 1) ? fg : bg;
502f7018c21STomi Valkeinen 			b >>= 1;
503f7018c21STomi Valkeinen 			tmp |= (b & 1) ? fg << 16 : bg << 16;
504f7018c21STomi Valkeinen 			b >>= 1;
505f7018c21STomi Valkeinen #endif
506f7018c21STomi Valkeinen 			writel(tmp, &par->riva.CURSOR[k++]);
507f7018c21STomi Valkeinen 		}
508f7018c21STomi Valkeinen 		k += (MAX_CURS - w)/2;
509f7018c21STomi Valkeinen 	}
510f7018c21STomi Valkeinen }
511f7018c21STomi Valkeinen 
512f7018c21STomi Valkeinen /* ------------------------------------------------------------------------- *
513f7018c21STomi Valkeinen  *
514f7018c21STomi Valkeinen  * general utility functions
515f7018c21STomi Valkeinen  *
516f7018c21STomi Valkeinen  * ------------------------------------------------------------------------- */
517f7018c21STomi Valkeinen 
518f7018c21STomi Valkeinen /**
519f7018c21STomi Valkeinen  * riva_wclut - set CLUT entry
520f7018c21STomi Valkeinen  * @chip: pointer to RIVA_HW_INST object
521f7018c21STomi Valkeinen  * @regnum: register number
522f7018c21STomi Valkeinen  * @red: red component
523f7018c21STomi Valkeinen  * @green: green component
524f7018c21STomi Valkeinen  * @blue: blue component
525f7018c21STomi Valkeinen  *
526f7018c21STomi Valkeinen  * DESCRIPTION:
527f7018c21STomi Valkeinen  * Sets color register @regnum.
528f7018c21STomi Valkeinen  *
529f7018c21STomi Valkeinen  * CALLED FROM:
530f7018c21STomi Valkeinen  * rivafb_setcolreg()
531f7018c21STomi Valkeinen  */
riva_wclut(RIVA_HW_INST * chip,unsigned char regnum,unsigned char red,unsigned char green,unsigned char blue)532f7018c21STomi Valkeinen static void riva_wclut(RIVA_HW_INST *chip,
533f7018c21STomi Valkeinen 		       unsigned char regnum, unsigned char red,
534f7018c21STomi Valkeinen 		       unsigned char green, unsigned char blue)
535f7018c21STomi Valkeinen {
536f7018c21STomi Valkeinen 	VGA_WR08(chip->PDIO, 0x3c8, regnum);
537f7018c21STomi Valkeinen 	VGA_WR08(chip->PDIO, 0x3c9, red);
538f7018c21STomi Valkeinen 	VGA_WR08(chip->PDIO, 0x3c9, green);
539f7018c21STomi Valkeinen 	VGA_WR08(chip->PDIO, 0x3c9, blue);
540f7018c21STomi Valkeinen }
541f7018c21STomi Valkeinen 
542f7018c21STomi Valkeinen /**
543f7018c21STomi Valkeinen  * riva_rclut - read fromCLUT register
544f7018c21STomi Valkeinen  * @chip: pointer to RIVA_HW_INST object
545f7018c21STomi Valkeinen  * @regnum: register number
546f7018c21STomi Valkeinen  * @red: red component
547f7018c21STomi Valkeinen  * @green: green component
548f7018c21STomi Valkeinen  * @blue: blue component
549f7018c21STomi Valkeinen  *
550f7018c21STomi Valkeinen  * DESCRIPTION:
551f7018c21STomi Valkeinen  * Reads red, green, and blue from color register @regnum.
552f7018c21STomi Valkeinen  *
553f7018c21STomi Valkeinen  * CALLED FROM:
554f7018c21STomi Valkeinen  * rivafb_setcolreg()
555f7018c21STomi Valkeinen  */
riva_rclut(RIVA_HW_INST * chip,unsigned char regnum,unsigned char * red,unsigned char * green,unsigned char * blue)556f7018c21STomi Valkeinen static void riva_rclut(RIVA_HW_INST *chip,
557f7018c21STomi Valkeinen 		       unsigned char regnum, unsigned char *red,
558f7018c21STomi Valkeinen 		       unsigned char *green, unsigned char *blue)
559f7018c21STomi Valkeinen {
560f7018c21STomi Valkeinen 
561f7018c21STomi Valkeinen 	VGA_WR08(chip->PDIO, 0x3c7, regnum);
562f7018c21STomi Valkeinen 	*red = VGA_RD08(chip->PDIO, 0x3c9);
563f7018c21STomi Valkeinen 	*green = VGA_RD08(chip->PDIO, 0x3c9);
564f7018c21STomi Valkeinen 	*blue = VGA_RD08(chip->PDIO, 0x3c9);
565f7018c21STomi Valkeinen }
566f7018c21STomi Valkeinen 
567f7018c21STomi Valkeinen /**
568f7018c21STomi Valkeinen  * riva_save_state - saves current chip state
569f7018c21STomi Valkeinen  * @par: pointer to riva_par object containing info for current riva board
570f7018c21STomi Valkeinen  * @regs: pointer to riva_regs object
571f7018c21STomi Valkeinen  *
572f7018c21STomi Valkeinen  * DESCRIPTION:
573f7018c21STomi Valkeinen  * Saves current chip state to @regs.
574f7018c21STomi Valkeinen  *
575f7018c21STomi Valkeinen  * CALLED FROM:
576f7018c21STomi Valkeinen  * rivafb_probe()
577f7018c21STomi Valkeinen  */
578f7018c21STomi Valkeinen /* from GGI */
riva_save_state(struct riva_par * par,struct riva_regs * regs)579f7018c21STomi Valkeinen static void riva_save_state(struct riva_par *par, struct riva_regs *regs)
580f7018c21STomi Valkeinen {
581f7018c21STomi Valkeinen 	int i;
582f7018c21STomi Valkeinen 
583f7018c21STomi Valkeinen 	NVTRACE_ENTER();
584f7018c21STomi Valkeinen 	par->riva.LockUnlock(&par->riva, 0);
585f7018c21STomi Valkeinen 
586f7018c21STomi Valkeinen 	par->riva.UnloadStateExt(&par->riva, &regs->ext);
587f7018c21STomi Valkeinen 
588f7018c21STomi Valkeinen 	regs->misc_output = MISCin(par);
589f7018c21STomi Valkeinen 
590f7018c21STomi Valkeinen 	for (i = 0; i < NUM_CRT_REGS; i++)
591f7018c21STomi Valkeinen 		regs->crtc[i] = CRTCin(par, i);
592f7018c21STomi Valkeinen 
593f7018c21STomi Valkeinen 	for (i = 0; i < NUM_ATC_REGS; i++)
594f7018c21STomi Valkeinen 		regs->attr[i] = ATTRin(par, i);
595f7018c21STomi Valkeinen 
596f7018c21STomi Valkeinen 	for (i = 0; i < NUM_GRC_REGS; i++)
597f7018c21STomi Valkeinen 		regs->gra[i] = GRAin(par, i);
598f7018c21STomi Valkeinen 
599f7018c21STomi Valkeinen 	for (i = 0; i < NUM_SEQ_REGS; i++)
600f7018c21STomi Valkeinen 		regs->seq[i] = SEQin(par, i);
601f7018c21STomi Valkeinen 	NVTRACE_LEAVE();
602f7018c21STomi Valkeinen }
603f7018c21STomi Valkeinen 
604f7018c21STomi Valkeinen /**
605f7018c21STomi Valkeinen  * riva_load_state - loads current chip state
606f7018c21STomi Valkeinen  * @par: pointer to riva_par object containing info for current riva board
607f7018c21STomi Valkeinen  * @regs: pointer to riva_regs object
608f7018c21STomi Valkeinen  *
609f7018c21STomi Valkeinen  * DESCRIPTION:
610f7018c21STomi Valkeinen  * Loads chip state from @regs.
611f7018c21STomi Valkeinen  *
612f7018c21STomi Valkeinen  * CALLED FROM:
613f7018c21STomi Valkeinen  * riva_load_video_mode()
614f7018c21STomi Valkeinen  * rivafb_probe()
615f7018c21STomi Valkeinen  * rivafb_remove()
616f7018c21STomi Valkeinen  */
617f7018c21STomi Valkeinen /* from GGI */
riva_load_state(struct riva_par * par,struct riva_regs * regs)618f7018c21STomi Valkeinen static void riva_load_state(struct riva_par *par, struct riva_regs *regs)
619f7018c21STomi Valkeinen {
620f7018c21STomi Valkeinen 	RIVA_HW_STATE *state = &regs->ext;
621f7018c21STomi Valkeinen 	int i;
622f7018c21STomi Valkeinen 
623f7018c21STomi Valkeinen 	NVTRACE_ENTER();
624f7018c21STomi Valkeinen 	CRTCout(par, 0x11, 0x00);
625f7018c21STomi Valkeinen 
626f7018c21STomi Valkeinen 	par->riva.LockUnlock(&par->riva, 0);
627f7018c21STomi Valkeinen 
628f7018c21STomi Valkeinen 	par->riva.LoadStateExt(&par->riva, state);
629f7018c21STomi Valkeinen 
630f7018c21STomi Valkeinen 	MISCout(par, regs->misc_output);
631f7018c21STomi Valkeinen 
632f7018c21STomi Valkeinen 	for (i = 0; i < NUM_CRT_REGS; i++) {
633f7018c21STomi Valkeinen 		switch (i) {
634f7018c21STomi Valkeinen 		case 0x19:
635f7018c21STomi Valkeinen 		case 0x20 ... 0x40:
636f7018c21STomi Valkeinen 			break;
637f7018c21STomi Valkeinen 		default:
638f7018c21STomi Valkeinen 			CRTCout(par, i, regs->crtc[i]);
639f7018c21STomi Valkeinen 		}
640f7018c21STomi Valkeinen 	}
641f7018c21STomi Valkeinen 
642f7018c21STomi Valkeinen 	for (i = 0; i < NUM_ATC_REGS; i++)
643f7018c21STomi Valkeinen 		ATTRout(par, i, regs->attr[i]);
644f7018c21STomi Valkeinen 
645f7018c21STomi Valkeinen 	for (i = 0; i < NUM_GRC_REGS; i++)
646f7018c21STomi Valkeinen 		GRAout(par, i, regs->gra[i]);
647f7018c21STomi Valkeinen 
648f7018c21STomi Valkeinen 	for (i = 0; i < NUM_SEQ_REGS; i++)
649f7018c21STomi Valkeinen 		SEQout(par, i, regs->seq[i]);
650f7018c21STomi Valkeinen 	NVTRACE_LEAVE();
651f7018c21STomi Valkeinen }
652f7018c21STomi Valkeinen 
653f7018c21STomi Valkeinen /**
654f7018c21STomi Valkeinen  * riva_load_video_mode - calculate timings
655f7018c21STomi Valkeinen  * @info: pointer to fb_info object containing info for current riva board
656f7018c21STomi Valkeinen  *
657f7018c21STomi Valkeinen  * DESCRIPTION:
658f7018c21STomi Valkeinen  * Calculate some timings and then send em off to riva_load_state().
659f7018c21STomi Valkeinen  *
660f7018c21STomi Valkeinen  * CALLED FROM:
661f7018c21STomi Valkeinen  * rivafb_set_par()
662f7018c21STomi Valkeinen  */
riva_load_video_mode(struct fb_info * info)663f7018c21STomi Valkeinen static int riva_load_video_mode(struct fb_info *info)
664f7018c21STomi Valkeinen {
665f7018c21STomi Valkeinen 	int bpp, width, hDisplaySize, hDisplay, hStart,
666f7018c21STomi Valkeinen 	    hEnd, hTotal, height, vDisplay, vStart, vEnd, vTotal, dotClock;
667f7018c21STomi Valkeinen 	int hBlankStart, hBlankEnd, vBlankStart, vBlankEnd;
668f7018c21STomi Valkeinen 	int rc;
669f7018c21STomi Valkeinen 	struct riva_par *par = info->par;
670f7018c21STomi Valkeinen 	struct riva_regs newmode;
671f7018c21STomi Valkeinen 
672f7018c21STomi Valkeinen 	NVTRACE_ENTER();
673f7018c21STomi Valkeinen 	/* time to calculate */
674f7018c21STomi Valkeinen 	rivafb_blank(FB_BLANK_NORMAL, info);
675f7018c21STomi Valkeinen 
676f7018c21STomi Valkeinen 	bpp = info->var.bits_per_pixel;
677f7018c21STomi Valkeinen 	if (bpp == 16 && info->var.green.length == 5)
678f7018c21STomi Valkeinen 		bpp = 15;
679f7018c21STomi Valkeinen 	width = info->var.xres_virtual;
680f7018c21STomi Valkeinen 	hDisplaySize = info->var.xres;
681f7018c21STomi Valkeinen 	hDisplay = (hDisplaySize / 8) - 1;
682f7018c21STomi Valkeinen 	hStart = (hDisplaySize + info->var.right_margin) / 8 - 1;
683f7018c21STomi Valkeinen 	hEnd = (hDisplaySize + info->var.right_margin +
684f7018c21STomi Valkeinen 		info->var.hsync_len) / 8 - 1;
685f7018c21STomi Valkeinen 	hTotal = (hDisplaySize + info->var.right_margin +
686f7018c21STomi Valkeinen 		  info->var.hsync_len + info->var.left_margin) / 8 - 5;
687f7018c21STomi Valkeinen 	hBlankStart = hDisplay;
688f7018c21STomi Valkeinen 	hBlankEnd = hTotal + 4;
689f7018c21STomi Valkeinen 
690f7018c21STomi Valkeinen 	height = info->var.yres_virtual;
691f7018c21STomi Valkeinen 	vDisplay = info->var.yres - 1;
692f7018c21STomi Valkeinen 	vStart = info->var.yres + info->var.lower_margin - 1;
693f7018c21STomi Valkeinen 	vEnd = info->var.yres + info->var.lower_margin +
694f7018c21STomi Valkeinen 	       info->var.vsync_len - 1;
695f7018c21STomi Valkeinen 	vTotal = info->var.yres + info->var.lower_margin +
696f7018c21STomi Valkeinen 		 info->var.vsync_len + info->var.upper_margin + 2;
697f7018c21STomi Valkeinen 	vBlankStart = vDisplay;
698f7018c21STomi Valkeinen 	vBlankEnd = vTotal + 1;
699f7018c21STomi Valkeinen 	dotClock = 1000000000 / info->var.pixclock;
700f7018c21STomi Valkeinen 
701f7018c21STomi Valkeinen 	memcpy(&newmode, &reg_template, sizeof(struct riva_regs));
702f7018c21STomi Valkeinen 
703f7018c21STomi Valkeinen 	if ((info->var.vmode & FB_VMODE_MASK) == FB_VMODE_INTERLACED)
704f7018c21STomi Valkeinen 		vTotal |= 1;
705f7018c21STomi Valkeinen 
706f7018c21STomi Valkeinen 	if (par->FlatPanel) {
707f7018c21STomi Valkeinen 		vStart = vTotal - 3;
708f7018c21STomi Valkeinen 		vEnd = vTotal - 2;
709f7018c21STomi Valkeinen 		vBlankStart = vStart;
710f7018c21STomi Valkeinen 		hStart = hTotal - 3;
711f7018c21STomi Valkeinen 		hEnd = hTotal - 2;
712f7018c21STomi Valkeinen 		hBlankEnd = hTotal + 4;
713f7018c21STomi Valkeinen 	}
714f7018c21STomi Valkeinen 
715f7018c21STomi Valkeinen 	newmode.crtc[0x0] = Set8Bits (hTotal);
716f7018c21STomi Valkeinen 	newmode.crtc[0x1] = Set8Bits (hDisplay);
717f7018c21STomi Valkeinen 	newmode.crtc[0x2] = Set8Bits (hBlankStart);
718f7018c21STomi Valkeinen 	newmode.crtc[0x3] = SetBitField (hBlankEnd, 4: 0, 4:0) | SetBit (7);
719f7018c21STomi Valkeinen 	newmode.crtc[0x4] = Set8Bits (hStart);
720f7018c21STomi Valkeinen 	newmode.crtc[0x5] = SetBitField (hBlankEnd, 5: 5, 7:7)
721f7018c21STomi Valkeinen 		| SetBitField (hEnd, 4: 0, 4:0);
722f7018c21STomi Valkeinen 	newmode.crtc[0x6] = SetBitField (vTotal, 7: 0, 7:0);
723f7018c21STomi Valkeinen 	newmode.crtc[0x7] = SetBitField (vTotal, 8: 8, 0:0)
724f7018c21STomi Valkeinen 		| SetBitField (vDisplay, 8: 8, 1:1)
725f7018c21STomi Valkeinen 		| SetBitField (vStart, 8: 8, 2:2)
726f7018c21STomi Valkeinen 		| SetBitField (vBlankStart, 8: 8, 3:3)
727f7018c21STomi Valkeinen 		| SetBit (4)
728f7018c21STomi Valkeinen 		| SetBitField (vTotal, 9: 9, 5:5)
729f7018c21STomi Valkeinen 		| SetBitField (vDisplay, 9: 9, 6:6)
730f7018c21STomi Valkeinen 		| SetBitField (vStart, 9: 9, 7:7);
731f7018c21STomi Valkeinen 	newmode.crtc[0x9] = SetBitField (vBlankStart, 9: 9, 5:5)
732f7018c21STomi Valkeinen 		| SetBit (6);
733f7018c21STomi Valkeinen 	newmode.crtc[0x10] = Set8Bits (vStart);
734f7018c21STomi Valkeinen 	newmode.crtc[0x11] = SetBitField (vEnd, 3: 0, 3:0)
735f7018c21STomi Valkeinen 		| SetBit (5);
736f7018c21STomi Valkeinen 	newmode.crtc[0x12] = Set8Bits (vDisplay);
737f7018c21STomi Valkeinen 	newmode.crtc[0x13] = (width / 8) * ((bpp + 1) / 8);
738f7018c21STomi Valkeinen 	newmode.crtc[0x15] = Set8Bits (vBlankStart);
739f7018c21STomi Valkeinen 	newmode.crtc[0x16] = Set8Bits (vBlankEnd);
740f7018c21STomi Valkeinen 
741f7018c21STomi Valkeinen 	newmode.ext.screen = SetBitField(hBlankEnd,6:6,4:4)
742f7018c21STomi Valkeinen 		| SetBitField(vBlankStart,10:10,3:3)
743f7018c21STomi Valkeinen 		| SetBitField(vStart,10:10,2:2)
744f7018c21STomi Valkeinen 		| SetBitField(vDisplay,10:10,1:1)
745f7018c21STomi Valkeinen 		| SetBitField(vTotal,10:10,0:0);
746f7018c21STomi Valkeinen 	newmode.ext.horiz  = SetBitField(hTotal,8:8,0:0)
747f7018c21STomi Valkeinen 		| SetBitField(hDisplay,8:8,1:1)
748f7018c21STomi Valkeinen 		| SetBitField(hBlankStart,8:8,2:2)
749f7018c21STomi Valkeinen 		| SetBitField(hStart,8:8,3:3);
750f7018c21STomi Valkeinen 	newmode.ext.extra  = SetBitField(vTotal,11:11,0:0)
751f7018c21STomi Valkeinen 		| SetBitField(vDisplay,11:11,2:2)
752f7018c21STomi Valkeinen 		| SetBitField(vStart,11:11,4:4)
753f7018c21STomi Valkeinen 		| SetBitField(vBlankStart,11:11,6:6);
754f7018c21STomi Valkeinen 
755f7018c21STomi Valkeinen 	if ((info->var.vmode & FB_VMODE_MASK) == FB_VMODE_INTERLACED) {
756f7018c21STomi Valkeinen 		int tmp = (hTotal >> 1) & ~1;
757f7018c21STomi Valkeinen 		newmode.ext.interlace = Set8Bits(tmp);
758f7018c21STomi Valkeinen 		newmode.ext.horiz |= SetBitField(tmp, 8:8,4:4);
759f7018c21STomi Valkeinen 	} else
760f7018c21STomi Valkeinen 		newmode.ext.interlace = 0xff; /* interlace off */
761f7018c21STomi Valkeinen 
762f7018c21STomi Valkeinen 	if (par->riva.Architecture >= NV_ARCH_10)
763f7018c21STomi Valkeinen 		par->riva.CURSOR = (U032 __iomem *)(info->screen_base + par->riva.CursorStart);
764f7018c21STomi Valkeinen 
765f7018c21STomi Valkeinen 	if (info->var.sync & FB_SYNC_HOR_HIGH_ACT)
766f7018c21STomi Valkeinen 		newmode.misc_output &= ~0x40;
767f7018c21STomi Valkeinen 	else
768f7018c21STomi Valkeinen 		newmode.misc_output |= 0x40;
769f7018c21STomi Valkeinen 	if (info->var.sync & FB_SYNC_VERT_HIGH_ACT)
770f7018c21STomi Valkeinen 		newmode.misc_output &= ~0x80;
771f7018c21STomi Valkeinen 	else
772f7018c21STomi Valkeinen 		newmode.misc_output |= 0x80;
773f7018c21STomi Valkeinen 
774e2281080SSinan Kaya 	rc = CalcStateExt(&par->riva, &newmode.ext, par->pdev, bpp, width,
775f7018c21STomi Valkeinen 			  hDisplaySize, height, dotClock);
776f7018c21STomi Valkeinen 	if (rc)
777f7018c21STomi Valkeinen 		goto out;
778f7018c21STomi Valkeinen 
779f7018c21STomi Valkeinen 	newmode.ext.scale = NV_RD32(par->riva.PRAMDAC, 0x00000848) &
780f7018c21STomi Valkeinen 		0xfff000ff;
781f7018c21STomi Valkeinen 	if (par->FlatPanel == 1) {
782f7018c21STomi Valkeinen 		newmode.ext.pixel |= (1 << 7);
783f7018c21STomi Valkeinen 		newmode.ext.scale |= (1 << 8);
784f7018c21STomi Valkeinen 	}
785f7018c21STomi Valkeinen 	if (par->SecondCRTC) {
786f7018c21STomi Valkeinen 		newmode.ext.head  = NV_RD32(par->riva.PCRTC0, 0x00000860) &
787f7018c21STomi Valkeinen 			~0x00001000;
788f7018c21STomi Valkeinen 		newmode.ext.head2 = NV_RD32(par->riva.PCRTC0, 0x00002860) |
789f7018c21STomi Valkeinen 			0x00001000;
790f7018c21STomi Valkeinen 		newmode.ext.crtcOwner = 3;
791f7018c21STomi Valkeinen 		newmode.ext.pllsel |= 0x20000800;
792f7018c21STomi Valkeinen 		newmode.ext.vpll2 = newmode.ext.vpll;
793f7018c21STomi Valkeinen 	} else if (par->riva.twoHeads) {
794f7018c21STomi Valkeinen 		newmode.ext.head  =  NV_RD32(par->riva.PCRTC0, 0x00000860) |
795f7018c21STomi Valkeinen 			0x00001000;
796f7018c21STomi Valkeinen 		newmode.ext.head2 =  NV_RD32(par->riva.PCRTC0, 0x00002860) &
797f7018c21STomi Valkeinen 			~0x00001000;
798f7018c21STomi Valkeinen 		newmode.ext.crtcOwner = 0;
799f7018c21STomi Valkeinen 		newmode.ext.vpll2 = NV_RD32(par->riva.PRAMDAC0, 0x00000520);
800f7018c21STomi Valkeinen 	}
801f7018c21STomi Valkeinen 	if (par->FlatPanel == 1) {
802f7018c21STomi Valkeinen 		newmode.ext.pixel |= (1 << 7);
803f7018c21STomi Valkeinen 		newmode.ext.scale |= (1 << 8);
804f7018c21STomi Valkeinen 	}
805f7018c21STomi Valkeinen 	newmode.ext.cursorConfig = 0x02000100;
806f7018c21STomi Valkeinen 	par->current_state = newmode;
807f7018c21STomi Valkeinen 	riva_load_state(par, &par->current_state);
808f7018c21STomi Valkeinen 	par->riva.LockUnlock(&par->riva, 0); /* important for HW cursor */
809f7018c21STomi Valkeinen 
810f7018c21STomi Valkeinen out:
811f7018c21STomi Valkeinen 	rivafb_blank(FB_BLANK_UNBLANK, info);
812f7018c21STomi Valkeinen 	NVTRACE_LEAVE();
813f7018c21STomi Valkeinen 
814f7018c21STomi Valkeinen 	return rc;
815f7018c21STomi Valkeinen }
816f7018c21STomi Valkeinen 
riva_update_var(struct fb_var_screeninfo * var,const struct fb_videomode * modedb)817f7018c21STomi Valkeinen static void riva_update_var(struct fb_var_screeninfo *var,
818f7018c21STomi Valkeinen 			    const struct fb_videomode *modedb)
819f7018c21STomi Valkeinen {
820f7018c21STomi Valkeinen 	NVTRACE_ENTER();
821f7018c21STomi Valkeinen 	var->xres = var->xres_virtual = modedb->xres;
822f7018c21STomi Valkeinen 	var->yres = modedb->yres;
823f7018c21STomi Valkeinen         if (var->yres_virtual < var->yres)
824f7018c21STomi Valkeinen 	    var->yres_virtual = var->yres;
825f7018c21STomi Valkeinen         var->xoffset = var->yoffset = 0;
826f7018c21STomi Valkeinen         var->pixclock = modedb->pixclock;
827f7018c21STomi Valkeinen         var->left_margin = modedb->left_margin;
828f7018c21STomi Valkeinen         var->right_margin = modedb->right_margin;
829f7018c21STomi Valkeinen         var->upper_margin = modedb->upper_margin;
830f7018c21STomi Valkeinen         var->lower_margin = modedb->lower_margin;
831f7018c21STomi Valkeinen         var->hsync_len = modedb->hsync_len;
832f7018c21STomi Valkeinen         var->vsync_len = modedb->vsync_len;
833f7018c21STomi Valkeinen         var->sync = modedb->sync;
834f7018c21STomi Valkeinen         var->vmode = modedb->vmode;
835f7018c21STomi Valkeinen 	NVTRACE_LEAVE();
836f7018c21STomi Valkeinen }
837f7018c21STomi Valkeinen 
838f7018c21STomi Valkeinen /**
839f7018c21STomi Valkeinen  * rivafb_do_maximize -
840f7018c21STomi Valkeinen  * @info: pointer to fb_info object containing info for current riva board
8415c7ddcc8SSam Ravnborg  * @var: standard kernel fb changeable data
8425c7ddcc8SSam Ravnborg  * @nom: nom
8435c7ddcc8SSam Ravnborg  * @den: den
844f7018c21STomi Valkeinen  *
845f7018c21STomi Valkeinen  * DESCRIPTION:
846f7018c21STomi Valkeinen  * .
847f7018c21STomi Valkeinen  *
848f7018c21STomi Valkeinen  * RETURNS:
849f7018c21STomi Valkeinen  * -EINVAL on failure, 0 on success
850f7018c21STomi Valkeinen  *
851f7018c21STomi Valkeinen  *
852f7018c21STomi Valkeinen  * CALLED FROM:
853f7018c21STomi Valkeinen  * rivafb_check_var()
854f7018c21STomi Valkeinen  */
rivafb_do_maximize(struct fb_info * info,struct fb_var_screeninfo * var,int nom,int den)855f7018c21STomi Valkeinen static int rivafb_do_maximize(struct fb_info *info,
856f7018c21STomi Valkeinen 			      struct fb_var_screeninfo *var,
857f7018c21STomi Valkeinen 			      int nom, int den)
858f7018c21STomi Valkeinen {
859f7018c21STomi Valkeinen 	static struct {
860f7018c21STomi Valkeinen 		int xres, yres;
861f7018c21STomi Valkeinen 	} modes[] = {
862f7018c21STomi Valkeinen 		{1600, 1280},
863f7018c21STomi Valkeinen 		{1280, 1024},
864f7018c21STomi Valkeinen 		{1024, 768},
865f7018c21STomi Valkeinen 		{800, 600},
866f7018c21STomi Valkeinen 		{640, 480},
867f7018c21STomi Valkeinen 		{-1, -1}
868f7018c21STomi Valkeinen 	};
869f7018c21STomi Valkeinen 	int i;
870f7018c21STomi Valkeinen 
871f7018c21STomi Valkeinen 	NVTRACE_ENTER();
872f7018c21STomi Valkeinen 	/* use highest possible virtual resolution */
873f7018c21STomi Valkeinen 	if (var->xres_virtual == -1 && var->yres_virtual == -1) {
874f7018c21STomi Valkeinen 		printk(KERN_WARNING PFX
875f7018c21STomi Valkeinen 		       "using maximum available virtual resolution\n");
876f7018c21STomi Valkeinen 		for (i = 0; modes[i].xres != -1; i++) {
877f7018c21STomi Valkeinen 			if (modes[i].xres * nom / den * modes[i].yres <
878f7018c21STomi Valkeinen 			    info->fix.smem_len)
879f7018c21STomi Valkeinen 				break;
880f7018c21STomi Valkeinen 		}
881f7018c21STomi Valkeinen 		if (modes[i].xres == -1) {
882f7018c21STomi Valkeinen 			printk(KERN_ERR PFX
883f7018c21STomi Valkeinen 			       "could not find a virtual resolution that fits into video memory!!\n");
884f7018c21STomi Valkeinen 			NVTRACE("EXIT - EINVAL error\n");
885f7018c21STomi Valkeinen 			return -EINVAL;
886f7018c21STomi Valkeinen 		}
887f7018c21STomi Valkeinen 		var->xres_virtual = modes[i].xres;
888f7018c21STomi Valkeinen 		var->yres_virtual = modes[i].yres;
889f7018c21STomi Valkeinen 
890f7018c21STomi Valkeinen 		printk(KERN_INFO PFX
891f7018c21STomi Valkeinen 		       "virtual resolution set to maximum of %dx%d\n",
892f7018c21STomi Valkeinen 		       var->xres_virtual, var->yres_virtual);
893f7018c21STomi Valkeinen 	} else if (var->xres_virtual == -1) {
894f7018c21STomi Valkeinen 		var->xres_virtual = (info->fix.smem_len * den /
895f7018c21STomi Valkeinen 			(nom * var->yres_virtual)) & ~15;
896f7018c21STomi Valkeinen 		printk(KERN_WARNING PFX
897f7018c21STomi Valkeinen 		       "setting virtual X resolution to %d\n", var->xres_virtual);
898f7018c21STomi Valkeinen 	} else if (var->yres_virtual == -1) {
899f7018c21STomi Valkeinen 		var->xres_virtual = (var->xres_virtual + 15) & ~15;
900f7018c21STomi Valkeinen 		var->yres_virtual = info->fix.smem_len * den /
901f7018c21STomi Valkeinen 			(nom * var->xres_virtual);
902f7018c21STomi Valkeinen 		printk(KERN_WARNING PFX
903f7018c21STomi Valkeinen 		       "setting virtual Y resolution to %d\n", var->yres_virtual);
904f7018c21STomi Valkeinen 	} else {
905f7018c21STomi Valkeinen 		var->xres_virtual = (var->xres_virtual + 15) & ~15;
906f7018c21STomi Valkeinen 		if (var->xres_virtual * nom / den * var->yres_virtual > info->fix.smem_len) {
907f7018c21STomi Valkeinen 			printk(KERN_ERR PFX
908f7018c21STomi Valkeinen 			       "mode %dx%dx%d rejected...resolution too high to fit into video memory!\n",
909f7018c21STomi Valkeinen 			       var->xres, var->yres, var->bits_per_pixel);
910f7018c21STomi Valkeinen 			NVTRACE("EXIT - EINVAL error\n");
911f7018c21STomi Valkeinen 			return -EINVAL;
912f7018c21STomi Valkeinen 		}
913f7018c21STomi Valkeinen 	}
914f7018c21STomi Valkeinen 
915f7018c21STomi Valkeinen 	if (var->xres_virtual * nom / den >= 8192) {
916f7018c21STomi Valkeinen 		printk(KERN_WARNING PFX
917f7018c21STomi Valkeinen 		       "virtual X resolution (%d) is too high, lowering to %d\n",
918f7018c21STomi Valkeinen 		       var->xres_virtual, 8192 * den / nom - 16);
919f7018c21STomi Valkeinen 		var->xres_virtual = 8192 * den / nom - 16;
920f7018c21STomi Valkeinen 	}
921f7018c21STomi Valkeinen 
922f7018c21STomi Valkeinen 	if (var->xres_virtual < var->xres) {
923f7018c21STomi Valkeinen 		printk(KERN_ERR PFX
924f7018c21STomi Valkeinen 		       "virtual X resolution (%d) is smaller than real\n", var->xres_virtual);
925f7018c21STomi Valkeinen 		return -EINVAL;
926f7018c21STomi Valkeinen 	}
927f7018c21STomi Valkeinen 
928f7018c21STomi Valkeinen 	if (var->yres_virtual < var->yres) {
929f7018c21STomi Valkeinen 		printk(KERN_ERR PFX
930f7018c21STomi Valkeinen 		       "virtual Y resolution (%d) is smaller than real\n", var->yres_virtual);
931f7018c21STomi Valkeinen 		return -EINVAL;
932f7018c21STomi Valkeinen 	}
933f7018c21STomi Valkeinen 	if (var->yres_virtual > 0x7fff/nom)
934f7018c21STomi Valkeinen 		var->yres_virtual = 0x7fff/nom;
935f7018c21STomi Valkeinen 	if (var->xres_virtual > 0x7fff/nom)
936f7018c21STomi Valkeinen 		var->xres_virtual = 0x7fff/nom;
937f7018c21STomi Valkeinen 	NVTRACE_LEAVE();
938f7018c21STomi Valkeinen 	return 0;
939f7018c21STomi Valkeinen }
940f7018c21STomi Valkeinen 
941f7018c21STomi Valkeinen static void
riva_set_pattern(struct riva_par * par,int clr0,int clr1,int pat0,int pat1)942f7018c21STomi Valkeinen riva_set_pattern(struct riva_par *par, int clr0, int clr1, int pat0, int pat1)
943f7018c21STomi Valkeinen {
944f7018c21STomi Valkeinen 	RIVA_FIFO_FREE(par->riva, Patt, 4);
945f7018c21STomi Valkeinen 	NV_WR32(&par->riva.Patt->Color0, 0, clr0);
946f7018c21STomi Valkeinen 	NV_WR32(&par->riva.Patt->Color1, 0, clr1);
947f7018c21STomi Valkeinen 	NV_WR32(par->riva.Patt->Monochrome, 0, pat0);
948f7018c21STomi Valkeinen 	NV_WR32(par->riva.Patt->Monochrome, 4, pat1);
949f7018c21STomi Valkeinen }
950f7018c21STomi Valkeinen 
951f7018c21STomi Valkeinen /* acceleration routines */
wait_for_idle(struct riva_par * par)952f7018c21STomi Valkeinen static inline void wait_for_idle(struct riva_par *par)
953f7018c21STomi Valkeinen {
954f7018c21STomi Valkeinen 	while (par->riva.Busy(&par->riva));
955f7018c21STomi Valkeinen }
956f7018c21STomi Valkeinen 
957f7018c21STomi Valkeinen /*
958f7018c21STomi Valkeinen  * Set ROP.  Translate X rop into ROP3.  Internal routine.
959f7018c21STomi Valkeinen  */
960f7018c21STomi Valkeinen static void
riva_set_rop_solid(struct riva_par * par,int rop)961f7018c21STomi Valkeinen riva_set_rop_solid(struct riva_par *par, int rop)
962f7018c21STomi Valkeinen {
963f7018c21STomi Valkeinen 	riva_set_pattern(par, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF);
964f7018c21STomi Valkeinen         RIVA_FIFO_FREE(par->riva, Rop, 1);
965f7018c21STomi Valkeinen         NV_WR32(&par->riva.Rop->Rop3, 0, rop);
966f7018c21STomi Valkeinen 
967f7018c21STomi Valkeinen }
968f7018c21STomi Valkeinen 
riva_setup_accel(struct fb_info * info)969f7018c21STomi Valkeinen static void riva_setup_accel(struct fb_info *info)
970f7018c21STomi Valkeinen {
971f7018c21STomi Valkeinen 	struct riva_par *par = info->par;
972f7018c21STomi Valkeinen 
973f7018c21STomi Valkeinen 	RIVA_FIFO_FREE(par->riva, Clip, 2);
974f7018c21STomi Valkeinen 	NV_WR32(&par->riva.Clip->TopLeft, 0, 0x0);
975f7018c21STomi Valkeinen 	NV_WR32(&par->riva.Clip->WidthHeight, 0,
976f7018c21STomi Valkeinen 		(info->var.xres_virtual & 0xffff) |
977f7018c21STomi Valkeinen 		(info->var.yres_virtual << 16));
978f7018c21STomi Valkeinen 	riva_set_rop_solid(par, 0xcc);
979f7018c21STomi Valkeinen 	wait_for_idle(par);
980f7018c21STomi Valkeinen }
981f7018c21STomi Valkeinen 
982f7018c21STomi Valkeinen /**
983f7018c21STomi Valkeinen  * riva_get_cmap_len - query current color map length
984f7018c21STomi Valkeinen  * @var: standard kernel fb changeable data
985f7018c21STomi Valkeinen  *
986f7018c21STomi Valkeinen  * DESCRIPTION:
987f7018c21STomi Valkeinen  * Get current color map length.
988f7018c21STomi Valkeinen  *
989f7018c21STomi Valkeinen  * RETURNS:
990f7018c21STomi Valkeinen  * Length of color map
991f7018c21STomi Valkeinen  *
992f7018c21STomi Valkeinen  * CALLED FROM:
993f7018c21STomi Valkeinen  * rivafb_setcolreg()
994f7018c21STomi Valkeinen  */
riva_get_cmap_len(const struct fb_var_screeninfo * var)995f7018c21STomi Valkeinen static int riva_get_cmap_len(const struct fb_var_screeninfo *var)
996f7018c21STomi Valkeinen {
997f7018c21STomi Valkeinen 	int rc = 256;		/* reasonable default */
998f7018c21STomi Valkeinen 
999f7018c21STomi Valkeinen 	switch (var->green.length) {
1000f7018c21STomi Valkeinen 	case 8:
1001f7018c21STomi Valkeinen 		rc = 256;	/* 256 entries (2^8), 8 bpp and RGB8888 */
1002f7018c21STomi Valkeinen 		break;
1003f7018c21STomi Valkeinen 	case 5:
1004f7018c21STomi Valkeinen 		rc = 32;	/* 32 entries (2^5), 16 bpp, RGB555 */
1005f7018c21STomi Valkeinen 		break;
1006f7018c21STomi Valkeinen 	case 6:
1007f7018c21STomi Valkeinen 		rc = 64;	/* 64 entries (2^6), 16 bpp, RGB565 */
1008f7018c21STomi Valkeinen 		break;
1009f7018c21STomi Valkeinen 	default:
1010f7018c21STomi Valkeinen 		/* should not occur */
1011f7018c21STomi Valkeinen 		break;
1012f7018c21STomi Valkeinen 	}
1013f7018c21STomi Valkeinen 	return rc;
1014f7018c21STomi Valkeinen }
1015f7018c21STomi Valkeinen 
1016f7018c21STomi Valkeinen /* ------------------------------------------------------------------------- *
1017f7018c21STomi Valkeinen  *
1018f7018c21STomi Valkeinen  * framebuffer operations
1019f7018c21STomi Valkeinen  *
1020f7018c21STomi Valkeinen  * ------------------------------------------------------------------------- */
1021f7018c21STomi Valkeinen 
rivafb_open(struct fb_info * info,int user)1022f7018c21STomi Valkeinen static int rivafb_open(struct fb_info *info, int user)
1023f7018c21STomi Valkeinen {
1024f7018c21STomi Valkeinen 	struct riva_par *par = info->par;
1025f7018c21STomi Valkeinen 
1026f7018c21STomi Valkeinen 	NVTRACE_ENTER();
1027f7018c21STomi Valkeinen 	mutex_lock(&par->open_lock);
1028f7018c21STomi Valkeinen 	if (!par->ref_count) {
1029f7018c21STomi Valkeinen #ifdef CONFIG_X86
1030f7018c21STomi Valkeinen 		memset(&par->state, 0, sizeof(struct vgastate));
1031f7018c21STomi Valkeinen 		par->state.flags = VGA_SAVE_MODE  | VGA_SAVE_FONTS;
1032f7018c21STomi Valkeinen 		/* save the DAC for Riva128 */
1033f7018c21STomi Valkeinen 		if (par->riva.Architecture == NV_ARCH_03)
1034f7018c21STomi Valkeinen 			par->state.flags |= VGA_SAVE_CMAP;
1035f7018c21STomi Valkeinen 		save_vga(&par->state);
1036f7018c21STomi Valkeinen #endif
1037f7018c21STomi Valkeinen 		/* vgaHWunlock() + riva unlock (0x7F) */
1038f7018c21STomi Valkeinen 		CRTCout(par, 0x11, 0xFF);
1039f7018c21STomi Valkeinen 		par->riva.LockUnlock(&par->riva, 0);
1040f7018c21STomi Valkeinen 
1041f7018c21STomi Valkeinen 		riva_save_state(par, &par->initial_state);
1042f7018c21STomi Valkeinen 	}
1043f7018c21STomi Valkeinen 	par->ref_count++;
1044f7018c21STomi Valkeinen 	mutex_unlock(&par->open_lock);
1045f7018c21STomi Valkeinen 	NVTRACE_LEAVE();
1046f7018c21STomi Valkeinen 	return 0;
1047f7018c21STomi Valkeinen }
1048f7018c21STomi Valkeinen 
rivafb_release(struct fb_info * info,int user)1049f7018c21STomi Valkeinen static int rivafb_release(struct fb_info *info, int user)
1050f7018c21STomi Valkeinen {
1051f7018c21STomi Valkeinen 	struct riva_par *par = info->par;
1052f7018c21STomi Valkeinen 
1053f7018c21STomi Valkeinen 	NVTRACE_ENTER();
1054f7018c21STomi Valkeinen 	mutex_lock(&par->open_lock);
1055f7018c21STomi Valkeinen 	if (!par->ref_count) {
1056f7018c21STomi Valkeinen 		mutex_unlock(&par->open_lock);
1057f7018c21STomi Valkeinen 		return -EINVAL;
1058f7018c21STomi Valkeinen 	}
1059f7018c21STomi Valkeinen 	if (par->ref_count == 1) {
1060f7018c21STomi Valkeinen 		par->riva.LockUnlock(&par->riva, 0);
1061f7018c21STomi Valkeinen 		par->riva.LoadStateExt(&par->riva, &par->initial_state.ext);
1062f7018c21STomi Valkeinen 		riva_load_state(par, &par->initial_state);
1063f7018c21STomi Valkeinen #ifdef CONFIG_X86
1064f7018c21STomi Valkeinen 		restore_vga(&par->state);
1065f7018c21STomi Valkeinen #endif
1066f7018c21STomi Valkeinen 		par->riva.LockUnlock(&par->riva, 1);
1067f7018c21STomi Valkeinen 	}
1068f7018c21STomi Valkeinen 	par->ref_count--;
1069f7018c21STomi Valkeinen 	mutex_unlock(&par->open_lock);
1070f7018c21STomi Valkeinen 	NVTRACE_LEAVE();
1071f7018c21STomi Valkeinen 	return 0;
1072f7018c21STomi Valkeinen }
1073f7018c21STomi Valkeinen 
rivafb_check_var(struct fb_var_screeninfo * var,struct fb_info * info)1074f7018c21STomi Valkeinen static int rivafb_check_var(struct fb_var_screeninfo *var, struct fb_info *info)
1075f7018c21STomi Valkeinen {
1076f7018c21STomi Valkeinen 	const struct fb_videomode *mode;
1077f7018c21STomi Valkeinen 	struct riva_par *par = info->par;
1078f7018c21STomi Valkeinen 	int nom, den;		/* translating from pixels->bytes */
1079f7018c21STomi Valkeinen 	int mode_valid = 0;
1080f7018c21STomi Valkeinen 
1081f7018c21STomi Valkeinen 	NVTRACE_ENTER();
1082f92763cbSZheyu Ma 	if (!var->pixclock)
1083f92763cbSZheyu Ma 		return -EINVAL;
1084f92763cbSZheyu Ma 
1085f7018c21STomi Valkeinen 	switch (var->bits_per_pixel) {
1086f7018c21STomi Valkeinen 	case 1 ... 8:
1087f7018c21STomi Valkeinen 		var->red.offset = var->green.offset = var->blue.offset = 0;
1088f7018c21STomi Valkeinen 		var->red.length = var->green.length = var->blue.length = 8;
1089f7018c21STomi Valkeinen 		var->bits_per_pixel = 8;
1090f7018c21STomi Valkeinen 		nom = den = 1;
1091f7018c21STomi Valkeinen 		break;
1092f7018c21STomi Valkeinen 	case 9 ... 15:
1093f7018c21STomi Valkeinen 		var->green.length = 5;
1094df561f66SGustavo A. R. Silva 		fallthrough;
1095f7018c21STomi Valkeinen 	case 16:
1096f7018c21STomi Valkeinen 		var->bits_per_pixel = 16;
1097f7018c21STomi Valkeinen 		/* The Riva128 supports RGB555 only */
1098f7018c21STomi Valkeinen 		if (par->riva.Architecture == NV_ARCH_03)
1099f7018c21STomi Valkeinen 			var->green.length = 5;
1100f7018c21STomi Valkeinen 		if (var->green.length == 5) {
1101f7018c21STomi Valkeinen 			/* 0rrrrrgg gggbbbbb */
1102f7018c21STomi Valkeinen 			var->red.offset = 10;
1103f7018c21STomi Valkeinen 			var->green.offset = 5;
1104f7018c21STomi Valkeinen 			var->blue.offset = 0;
1105f7018c21STomi Valkeinen 			var->red.length = 5;
1106f7018c21STomi Valkeinen 			var->green.length = 5;
1107f7018c21STomi Valkeinen 			var->blue.length = 5;
1108f7018c21STomi Valkeinen 		} else {
1109f7018c21STomi Valkeinen 			/* rrrrrggg gggbbbbb */
1110f7018c21STomi Valkeinen 			var->red.offset = 11;
1111f7018c21STomi Valkeinen 			var->green.offset = 5;
1112f7018c21STomi Valkeinen 			var->blue.offset = 0;
1113f7018c21STomi Valkeinen 			var->red.length = 5;
1114f7018c21STomi Valkeinen 			var->green.length = 6;
1115f7018c21STomi Valkeinen 			var->blue.length = 5;
1116f7018c21STomi Valkeinen 		}
1117f7018c21STomi Valkeinen 		nom = 2;
1118f7018c21STomi Valkeinen 		den = 1;
1119f7018c21STomi Valkeinen 		break;
1120f7018c21STomi Valkeinen 	case 17 ... 32:
1121f7018c21STomi Valkeinen 		var->red.length = var->green.length = var->blue.length = 8;
1122f7018c21STomi Valkeinen 		var->bits_per_pixel = 32;
1123f7018c21STomi Valkeinen 		var->red.offset = 16;
1124f7018c21STomi Valkeinen 		var->green.offset = 8;
1125f7018c21STomi Valkeinen 		var->blue.offset = 0;
1126f7018c21STomi Valkeinen 		nom = 4;
1127f7018c21STomi Valkeinen 		den = 1;
1128f7018c21STomi Valkeinen 		break;
1129f7018c21STomi Valkeinen 	default:
1130f7018c21STomi Valkeinen 		printk(KERN_ERR PFX
1131f7018c21STomi Valkeinen 		       "mode %dx%dx%d rejected...color depth not supported.\n",
1132f7018c21STomi Valkeinen 		       var->xres, var->yres, var->bits_per_pixel);
1133f7018c21STomi Valkeinen 		NVTRACE("EXIT, returning -EINVAL\n");
1134f7018c21STomi Valkeinen 		return -EINVAL;
1135f7018c21STomi Valkeinen 	}
1136f7018c21STomi Valkeinen 
1137f7018c21STomi Valkeinen 	if (!strictmode) {
1138f7018c21STomi Valkeinen 		if (!info->monspecs.vfmax || !info->monspecs.hfmax ||
1139f7018c21STomi Valkeinen 		    !info->monspecs.dclkmax || !fb_validate_mode(var, info))
1140f7018c21STomi Valkeinen 			mode_valid = 1;
1141f7018c21STomi Valkeinen 	}
1142f7018c21STomi Valkeinen 
1143f7018c21STomi Valkeinen 	/* calculate modeline if supported by monitor */
1144f7018c21STomi Valkeinen 	if (!mode_valid && info->monspecs.gtf) {
1145f7018c21STomi Valkeinen 		if (!fb_get_mode(FB_MAXTIMINGS, 0, var, info))
1146f7018c21STomi Valkeinen 			mode_valid = 1;
1147f7018c21STomi Valkeinen 	}
1148f7018c21STomi Valkeinen 
1149f7018c21STomi Valkeinen 	if (!mode_valid) {
1150f7018c21STomi Valkeinen 		mode = fb_find_best_mode(var, &info->modelist);
1151f7018c21STomi Valkeinen 		if (mode) {
1152f7018c21STomi Valkeinen 			riva_update_var(var, mode);
1153f7018c21STomi Valkeinen 			mode_valid = 1;
1154f7018c21STomi Valkeinen 		}
1155f7018c21STomi Valkeinen 	}
1156f7018c21STomi Valkeinen 
1157f7018c21STomi Valkeinen 	if (!mode_valid && info->monspecs.modedb_len)
1158f7018c21STomi Valkeinen 		return -EINVAL;
1159f7018c21STomi Valkeinen 
1160f7018c21STomi Valkeinen 	if (var->xres_virtual < var->xres)
1161f7018c21STomi Valkeinen 		var->xres_virtual = var->xres;
1162f7018c21STomi Valkeinen 	if (var->yres_virtual <= var->yres)
1163f7018c21STomi Valkeinen 		var->yres_virtual = -1;
1164f7018c21STomi Valkeinen 	if (rivafb_do_maximize(info, var, nom, den) < 0)
1165f7018c21STomi Valkeinen 		return -EINVAL;
1166f7018c21STomi Valkeinen 
1167f7018c21STomi Valkeinen 	/* truncate xoffset and yoffset to maximum if too high */
1168f7018c21STomi Valkeinen 	if (var->xoffset > var->xres_virtual - var->xres)
1169f7018c21STomi Valkeinen 		var->xoffset = var->xres_virtual - var->xres - 1;
1170f7018c21STomi Valkeinen 
1171f7018c21STomi Valkeinen 	if (var->yoffset > var->yres_virtual - var->yres)
1172f7018c21STomi Valkeinen 		var->yoffset = var->yres_virtual - var->yres - 1;
1173f7018c21STomi Valkeinen 
1174f7018c21STomi Valkeinen 	var->red.msb_right =
1175f7018c21STomi Valkeinen 	    var->green.msb_right =
1176f7018c21STomi Valkeinen 	    var->blue.msb_right =
1177f7018c21STomi Valkeinen 	    var->transp.offset = var->transp.length = var->transp.msb_right = 0;
1178f7018c21STomi Valkeinen 	NVTRACE_LEAVE();
1179f7018c21STomi Valkeinen 	return 0;
1180f7018c21STomi Valkeinen }
1181f7018c21STomi Valkeinen 
rivafb_set_par(struct fb_info * info)1182f7018c21STomi Valkeinen static int rivafb_set_par(struct fb_info *info)
1183f7018c21STomi Valkeinen {
1184f7018c21STomi Valkeinen 	struct riva_par *par = info->par;
1185f7018c21STomi Valkeinen 	int rc = 0;
1186f7018c21STomi Valkeinen 
1187f7018c21STomi Valkeinen 	NVTRACE_ENTER();
1188f7018c21STomi Valkeinen 	/* vgaHWunlock() + riva unlock (0x7F) */
1189f7018c21STomi Valkeinen 	CRTCout(par, 0x11, 0xFF);
1190f7018c21STomi Valkeinen 	par->riva.LockUnlock(&par->riva, 0);
1191f7018c21STomi Valkeinen 	rc = riva_load_video_mode(info);
1192f7018c21STomi Valkeinen 	if (rc)
1193f7018c21STomi Valkeinen 		goto out;
1194f7018c21STomi Valkeinen 	if(!(info->flags & FBINFO_HWACCEL_DISABLED))
1195f7018c21STomi Valkeinen 		riva_setup_accel(info);
1196f7018c21STomi Valkeinen 
1197f7018c21STomi Valkeinen 	par->cursor_reset = 1;
1198f7018c21STomi Valkeinen 	info->fix.line_length = (info->var.xres_virtual * (info->var.bits_per_pixel >> 3));
1199f7018c21STomi Valkeinen 	info->fix.visual = (info->var.bits_per_pixel == 8) ?
1200f7018c21STomi Valkeinen 				FB_VISUAL_PSEUDOCOLOR : FB_VISUAL_DIRECTCOLOR;
1201f7018c21STomi Valkeinen 
1202f7018c21STomi Valkeinen 	if (info->flags & FBINFO_HWACCEL_DISABLED)
1203f7018c21STomi Valkeinen 		info->pixmap.scan_align = 1;
1204f7018c21STomi Valkeinen 	else
1205f7018c21STomi Valkeinen 		info->pixmap.scan_align = 4;
1206f7018c21STomi Valkeinen 
1207f7018c21STomi Valkeinen out:
1208f7018c21STomi Valkeinen 	NVTRACE_LEAVE();
1209f7018c21STomi Valkeinen 	return rc;
1210f7018c21STomi Valkeinen }
1211f7018c21STomi Valkeinen 
1212f7018c21STomi Valkeinen /**
1213f7018c21STomi Valkeinen  * rivafb_pan_display
1214f7018c21STomi Valkeinen  * @var: standard kernel fb changeable data
1215f7018c21STomi Valkeinen  * @info: pointer to fb_info object containing info for current riva board
1216f7018c21STomi Valkeinen  *
1217f7018c21STomi Valkeinen  * DESCRIPTION:
1218f7018c21STomi Valkeinen  * Pan (or wrap, depending on the `vmode' field) the display using the
1219f7018c21STomi Valkeinen  * `xoffset' and `yoffset' fields of the `var' structure.
1220f7018c21STomi Valkeinen  * If the values don't fit, return -EINVAL.
1221f7018c21STomi Valkeinen  *
1222f7018c21STomi Valkeinen  * This call looks only at xoffset, yoffset and the FB_VMODE_YWRAP flag
1223f7018c21STomi Valkeinen  */
rivafb_pan_display(struct fb_var_screeninfo * var,struct fb_info * info)1224f7018c21STomi Valkeinen static int rivafb_pan_display(struct fb_var_screeninfo *var,
1225f7018c21STomi Valkeinen 			      struct fb_info *info)
1226f7018c21STomi Valkeinen {
1227f7018c21STomi Valkeinen 	struct riva_par *par = info->par;
1228f7018c21STomi Valkeinen 	unsigned int base;
1229f7018c21STomi Valkeinen 
1230f7018c21STomi Valkeinen 	NVTRACE_ENTER();
1231f7018c21STomi Valkeinen 	base = var->yoffset * info->fix.line_length + var->xoffset;
1232f7018c21STomi Valkeinen 	par->riva.SetStartAddress(&par->riva, base);
1233f7018c21STomi Valkeinen 	NVTRACE_LEAVE();
1234f7018c21STomi Valkeinen 	return 0;
1235f7018c21STomi Valkeinen }
1236f7018c21STomi Valkeinen 
rivafb_blank(int blank,struct fb_info * info)1237f7018c21STomi Valkeinen static int rivafb_blank(int blank, struct fb_info *info)
1238f7018c21STomi Valkeinen {
1239f7018c21STomi Valkeinen 	struct riva_par *par= info->par;
1240f7018c21STomi Valkeinen 	unsigned char tmp, vesa;
1241f7018c21STomi Valkeinen 
1242f7018c21STomi Valkeinen 	tmp = SEQin(par, 0x01) & ~0x20;	/* screen on/off */
1243f7018c21STomi Valkeinen 	vesa = CRTCin(par, 0x1a) & ~0xc0;	/* sync on/off */
1244f7018c21STomi Valkeinen 
1245f7018c21STomi Valkeinen 	NVTRACE_ENTER();
1246f7018c21STomi Valkeinen 
1247f7018c21STomi Valkeinen 	if (blank)
1248f7018c21STomi Valkeinen 		tmp |= 0x20;
1249f7018c21STomi Valkeinen 
1250f7018c21STomi Valkeinen 	switch (blank) {
1251f7018c21STomi Valkeinen 	case FB_BLANK_UNBLANK:
1252f7018c21STomi Valkeinen 	case FB_BLANK_NORMAL:
1253f7018c21STomi Valkeinen 		break;
1254f7018c21STomi Valkeinen 	case FB_BLANK_VSYNC_SUSPEND:
1255f7018c21STomi Valkeinen 		vesa |= 0x80;
1256f7018c21STomi Valkeinen 		break;
1257f7018c21STomi Valkeinen 	case FB_BLANK_HSYNC_SUSPEND:
1258f7018c21STomi Valkeinen 		vesa |= 0x40;
1259f7018c21STomi Valkeinen 		break;
1260f7018c21STomi Valkeinen 	case FB_BLANK_POWERDOWN:
1261f7018c21STomi Valkeinen 		vesa |= 0xc0;
1262f7018c21STomi Valkeinen 		break;
1263f7018c21STomi Valkeinen 	}
1264f7018c21STomi Valkeinen 
1265f7018c21STomi Valkeinen 	SEQout(par, 0x01, tmp);
1266f7018c21STomi Valkeinen 	CRTCout(par, 0x1a, vesa);
1267f7018c21STomi Valkeinen 
1268f7018c21STomi Valkeinen 	NVTRACE_LEAVE();
1269f7018c21STomi Valkeinen 
1270f7018c21STomi Valkeinen 	return 0;
1271f7018c21STomi Valkeinen }
1272f7018c21STomi Valkeinen 
1273f7018c21STomi Valkeinen /**
1274f7018c21STomi Valkeinen  * rivafb_setcolreg
1275f7018c21STomi Valkeinen  * @regno: register index
1276f7018c21STomi Valkeinen  * @red: red component
1277f7018c21STomi Valkeinen  * @green: green component
1278f7018c21STomi Valkeinen  * @blue: blue component
1279f7018c21STomi Valkeinen  * @transp: transparency
1280f7018c21STomi Valkeinen  * @info: pointer to fb_info object containing info for current riva board
1281f7018c21STomi Valkeinen  *
1282f7018c21STomi Valkeinen  * DESCRIPTION:
1283f7018c21STomi Valkeinen  * Set a single color register. The values supplied have a 16 bit
1284f7018c21STomi Valkeinen  * magnitude.
1285f7018c21STomi Valkeinen  *
1286f7018c21STomi Valkeinen  * RETURNS:
1287f7018c21STomi Valkeinen  * Return != 0 for invalid regno.
1288f7018c21STomi Valkeinen  *
1289f7018c21STomi Valkeinen  * CALLED FROM:
1290f7018c21STomi Valkeinen  * fbcmap.c:fb_set_cmap()
1291f7018c21STomi Valkeinen  */
rivafb_setcolreg(unsigned regno,unsigned red,unsigned green,unsigned blue,unsigned transp,struct fb_info * info)1292f7018c21STomi Valkeinen static int rivafb_setcolreg(unsigned regno, unsigned red, unsigned green,
1293f7018c21STomi Valkeinen 			  unsigned blue, unsigned transp,
1294f7018c21STomi Valkeinen 			  struct fb_info *info)
1295f7018c21STomi Valkeinen {
1296f7018c21STomi Valkeinen 	struct riva_par *par = info->par;
1297f7018c21STomi Valkeinen 	RIVA_HW_INST *chip = &par->riva;
1298f7018c21STomi Valkeinen 	int i;
1299f7018c21STomi Valkeinen 
1300f7018c21STomi Valkeinen 	if (regno >= riva_get_cmap_len(&info->var))
1301f7018c21STomi Valkeinen 			return -EINVAL;
1302f7018c21STomi Valkeinen 
1303f7018c21STomi Valkeinen 	if (info->var.grayscale) {
1304f7018c21STomi Valkeinen 		/* gray = 0.30*R + 0.59*G + 0.11*B */
1305f7018c21STomi Valkeinen 		red = green = blue =
1306f7018c21STomi Valkeinen 		    (red * 77 + green * 151 + blue * 28) >> 8;
1307f7018c21STomi Valkeinen 	}
1308f7018c21STomi Valkeinen 
1309f7018c21STomi Valkeinen 	if (regno < 16 && info->fix.visual == FB_VISUAL_DIRECTCOLOR) {
1310f7018c21STomi Valkeinen 		((u32 *) info->pseudo_palette)[regno] =
1311f7018c21STomi Valkeinen 			(regno << info->var.red.offset) |
1312f7018c21STomi Valkeinen 			(regno << info->var.green.offset) |
1313f7018c21STomi Valkeinen 			(regno << info->var.blue.offset);
1314f7018c21STomi Valkeinen 		/*
1315f7018c21STomi Valkeinen 		 * The Riva128 2D engine requires color information in
1316f7018c21STomi Valkeinen 		 * TrueColor format even if framebuffer is in DirectColor
1317f7018c21STomi Valkeinen 		 */
1318f7018c21STomi Valkeinen 		if (par->riva.Architecture == NV_ARCH_03) {
1319f7018c21STomi Valkeinen 			switch (info->var.bits_per_pixel) {
1320f7018c21STomi Valkeinen 			case 16:
1321f7018c21STomi Valkeinen 				par->palette[regno] = ((red & 0xf800) >> 1) |
1322f7018c21STomi Valkeinen 					((green & 0xf800) >> 6) |
1323f7018c21STomi Valkeinen 					((blue & 0xf800) >> 11);
1324f7018c21STomi Valkeinen 				break;
1325f7018c21STomi Valkeinen 			case 32:
1326f7018c21STomi Valkeinen 				par->palette[regno] = ((red & 0xff00) << 8) |
1327f7018c21STomi Valkeinen 					((green & 0xff00)) |
1328f7018c21STomi Valkeinen 					((blue & 0xff00) >> 8);
1329f7018c21STomi Valkeinen 				break;
1330f7018c21STomi Valkeinen 			}
1331f7018c21STomi Valkeinen 		}
1332f7018c21STomi Valkeinen 	}
1333f7018c21STomi Valkeinen 
1334f7018c21STomi Valkeinen 	switch (info->var.bits_per_pixel) {
1335f7018c21STomi Valkeinen 	case 8:
1336f7018c21STomi Valkeinen 		/* "transparent" stuff is completely ignored. */
1337f7018c21STomi Valkeinen 		riva_wclut(chip, regno, red >> 8, green >> 8, blue >> 8);
1338f7018c21STomi Valkeinen 		break;
1339f7018c21STomi Valkeinen 	case 16:
1340f7018c21STomi Valkeinen 		if (info->var.green.length == 5) {
1341f7018c21STomi Valkeinen 			for (i = 0; i < 8; i++) {
1342f7018c21STomi Valkeinen 				riva_wclut(chip, regno*8+i, red >> 8,
1343f7018c21STomi Valkeinen 					   green >> 8, blue >> 8);
1344f7018c21STomi Valkeinen 			}
1345f7018c21STomi Valkeinen 		} else {
1346f7018c21STomi Valkeinen 			u8 r, g, b;
1347f7018c21STomi Valkeinen 
1348f7018c21STomi Valkeinen 			if (regno < 32) {
1349f7018c21STomi Valkeinen 				for (i = 0; i < 8; i++) {
1350f7018c21STomi Valkeinen 					riva_wclut(chip, regno*8+i,
1351f7018c21STomi Valkeinen 						   red >> 8, green >> 8,
1352f7018c21STomi Valkeinen 						   blue >> 8);
1353f7018c21STomi Valkeinen 				}
1354f7018c21STomi Valkeinen 			}
1355f7018c21STomi Valkeinen 			riva_rclut(chip, regno*4, &r, &g, &b);
1356f7018c21STomi Valkeinen 			for (i = 0; i < 4; i++)
1357f7018c21STomi Valkeinen 				riva_wclut(chip, regno*4+i, r,
1358f7018c21STomi Valkeinen 					   green >> 8, b);
1359f7018c21STomi Valkeinen 		}
1360f7018c21STomi Valkeinen 		break;
1361f7018c21STomi Valkeinen 	case 32:
1362f7018c21STomi Valkeinen 		riva_wclut(chip, regno, red >> 8, green >> 8, blue >> 8);
1363f7018c21STomi Valkeinen 		break;
1364f7018c21STomi Valkeinen 	default:
1365f7018c21STomi Valkeinen 		/* do nothing */
1366f7018c21STomi Valkeinen 		break;
1367f7018c21STomi Valkeinen 	}
1368f7018c21STomi Valkeinen 	return 0;
1369f7018c21STomi Valkeinen }
1370f7018c21STomi Valkeinen 
1371f7018c21STomi Valkeinen /**
1372f7018c21STomi Valkeinen  * rivafb_fillrect - hardware accelerated color fill function
1373f7018c21STomi Valkeinen  * @info: pointer to fb_info structure
1374f7018c21STomi Valkeinen  * @rect: pointer to fb_fillrect structure
1375f7018c21STomi Valkeinen  *
1376f7018c21STomi Valkeinen  * DESCRIPTION:
1377f7018c21STomi Valkeinen  * This function fills up a region of framebuffer memory with a solid
1378f7018c21STomi Valkeinen  * color with a choice of two different ROP's, copy or invert.
1379f7018c21STomi Valkeinen  *
1380f7018c21STomi Valkeinen  * CALLED FROM:
1381f7018c21STomi Valkeinen  * framebuffer hook
1382f7018c21STomi Valkeinen  */
rivafb_fillrect(struct fb_info * info,const struct fb_fillrect * rect)1383f7018c21STomi Valkeinen static void rivafb_fillrect(struct fb_info *info, const struct fb_fillrect *rect)
1384f7018c21STomi Valkeinen {
1385f7018c21STomi Valkeinen 	struct riva_par *par = info->par;
1386f7018c21STomi Valkeinen 	u_int color, rop = 0;
1387f7018c21STomi Valkeinen 
1388f7018c21STomi Valkeinen 	if ((info->flags & FBINFO_HWACCEL_DISABLED)) {
1389f7018c21STomi Valkeinen 		cfb_fillrect(info, rect);
1390f7018c21STomi Valkeinen 		return;
1391f7018c21STomi Valkeinen 	}
1392f7018c21STomi Valkeinen 
1393f7018c21STomi Valkeinen 	if (info->var.bits_per_pixel == 8)
1394f7018c21STomi Valkeinen 		color = rect->color;
1395f7018c21STomi Valkeinen 	else {
1396f7018c21STomi Valkeinen 		if (par->riva.Architecture != NV_ARCH_03)
1397f7018c21STomi Valkeinen 			color = ((u32 *)info->pseudo_palette)[rect->color];
1398f7018c21STomi Valkeinen 		else
1399f7018c21STomi Valkeinen 			color = par->palette[rect->color];
1400f7018c21STomi Valkeinen 	}
1401f7018c21STomi Valkeinen 
1402f7018c21STomi Valkeinen 	switch (rect->rop) {
1403f7018c21STomi Valkeinen 	case ROP_XOR:
1404f7018c21STomi Valkeinen 		rop = 0x66;
1405f7018c21STomi Valkeinen 		break;
1406f7018c21STomi Valkeinen 	case ROP_COPY:
1407f7018c21STomi Valkeinen 	default:
1408f7018c21STomi Valkeinen 		rop = 0xCC;
1409f7018c21STomi Valkeinen 		break;
1410f7018c21STomi Valkeinen 	}
1411f7018c21STomi Valkeinen 
1412f7018c21STomi Valkeinen 	riva_set_rop_solid(par, rop);
1413f7018c21STomi Valkeinen 
1414f7018c21STomi Valkeinen 	RIVA_FIFO_FREE(par->riva, Bitmap, 1);
1415f7018c21STomi Valkeinen 	NV_WR32(&par->riva.Bitmap->Color1A, 0, color);
1416f7018c21STomi Valkeinen 
1417f7018c21STomi Valkeinen 	RIVA_FIFO_FREE(par->riva, Bitmap, 2);
1418f7018c21STomi Valkeinen 	NV_WR32(&par->riva.Bitmap->UnclippedRectangle[0].TopLeft, 0,
1419f7018c21STomi Valkeinen 		(rect->dx << 16) | rect->dy);
1420f7018c21STomi Valkeinen 	mb();
1421f7018c21STomi Valkeinen 	NV_WR32(&par->riva.Bitmap->UnclippedRectangle[0].WidthHeight, 0,
1422f7018c21STomi Valkeinen 		(rect->width << 16) | rect->height);
1423f7018c21STomi Valkeinen 	mb();
1424f7018c21STomi Valkeinen 	riva_set_rop_solid(par, 0xcc);
1425f7018c21STomi Valkeinen 
1426f7018c21STomi Valkeinen }
1427f7018c21STomi Valkeinen 
1428f7018c21STomi Valkeinen /**
1429f7018c21STomi Valkeinen  * rivafb_copyarea - hardware accelerated blit function
1430f7018c21STomi Valkeinen  * @info: pointer to fb_info structure
1431f7018c21STomi Valkeinen  * @region: pointer to fb_copyarea structure
1432f7018c21STomi Valkeinen  *
1433f7018c21STomi Valkeinen  * DESCRIPTION:
1434f7018c21STomi Valkeinen  * This copies an area of pixels from one location to another
1435f7018c21STomi Valkeinen  *
1436f7018c21STomi Valkeinen  * CALLED FROM:
1437f7018c21STomi Valkeinen  * framebuffer hook
1438f7018c21STomi Valkeinen  */
rivafb_copyarea(struct fb_info * info,const struct fb_copyarea * region)1439f7018c21STomi Valkeinen static void rivafb_copyarea(struct fb_info *info, const struct fb_copyarea *region)
1440f7018c21STomi Valkeinen {
1441f7018c21STomi Valkeinen 	struct riva_par *par = info->par;
1442f7018c21STomi Valkeinen 
1443f7018c21STomi Valkeinen 	if ((info->flags & FBINFO_HWACCEL_DISABLED)) {
1444f7018c21STomi Valkeinen 		cfb_copyarea(info, region);
1445f7018c21STomi Valkeinen 		return;
1446f7018c21STomi Valkeinen 	}
1447f7018c21STomi Valkeinen 
1448f7018c21STomi Valkeinen 	RIVA_FIFO_FREE(par->riva, Blt, 3);
1449f7018c21STomi Valkeinen 	NV_WR32(&par->riva.Blt->TopLeftSrc, 0,
1450f7018c21STomi Valkeinen 		(region->sy << 16) | region->sx);
1451f7018c21STomi Valkeinen 	NV_WR32(&par->riva.Blt->TopLeftDst, 0,
1452f7018c21STomi Valkeinen 		(region->dy << 16) | region->dx);
1453f7018c21STomi Valkeinen 	mb();
1454f7018c21STomi Valkeinen 	NV_WR32(&par->riva.Blt->WidthHeight, 0,
1455f7018c21STomi Valkeinen 		(region->height << 16) | region->width);
1456f7018c21STomi Valkeinen 	mb();
1457f7018c21STomi Valkeinen }
1458f7018c21STomi Valkeinen 
convert_bgcolor_16(u32 * col)1459f7018c21STomi Valkeinen static inline void convert_bgcolor_16(u32 *col)
1460f7018c21STomi Valkeinen {
1461f7018c21STomi Valkeinen 	*col = ((*col & 0x0000F800) << 8)
1462f7018c21STomi Valkeinen 		| ((*col & 0x00007E0) << 5)
1463f7018c21STomi Valkeinen 		| ((*col & 0x0000001F) << 3)
1464f7018c21STomi Valkeinen 		|	   0xFF000000;
1465f7018c21STomi Valkeinen 	mb();
1466f7018c21STomi Valkeinen }
1467f7018c21STomi Valkeinen 
1468f7018c21STomi Valkeinen /**
1469f7018c21STomi Valkeinen  * rivafb_imageblit: hardware accelerated color expand function
1470f7018c21STomi Valkeinen  * @info: pointer to fb_info structure
1471f7018c21STomi Valkeinen  * @image: pointer to fb_image structure
1472f7018c21STomi Valkeinen  *
1473f7018c21STomi Valkeinen  * DESCRIPTION:
1474f7018c21STomi Valkeinen  * If the source is a monochrome bitmap, the function fills up a a region
1475f7018c21STomi Valkeinen  * of framebuffer memory with pixels whose color is determined by the bit
1476f7018c21STomi Valkeinen  * setting of the bitmap, 1 - foreground, 0 - background.
1477f7018c21STomi Valkeinen  *
1478f7018c21STomi Valkeinen  * If the source is not a monochrome bitmap, color expansion is not done.
1479f7018c21STomi Valkeinen  * In this case, it is channeled to a software function.
1480f7018c21STomi Valkeinen  *
1481f7018c21STomi Valkeinen  * CALLED FROM:
1482f7018c21STomi Valkeinen  * framebuffer hook
1483f7018c21STomi Valkeinen  */
rivafb_imageblit(struct fb_info * info,const struct fb_image * image)1484f7018c21STomi Valkeinen static void rivafb_imageblit(struct fb_info *info,
1485f7018c21STomi Valkeinen 			     const struct fb_image *image)
1486f7018c21STomi Valkeinen {
1487f7018c21STomi Valkeinen 	struct riva_par *par = info->par;
1488f7018c21STomi Valkeinen 	u32 fgx = 0, bgx = 0, width, tmp;
1489f7018c21STomi Valkeinen 	u8 *cdat = (u8 *) image->data;
1490f7018c21STomi Valkeinen 	volatile u32 __iomem *d;
1491f7018c21STomi Valkeinen 	int i, size;
1492f7018c21STomi Valkeinen 
1493f7018c21STomi Valkeinen 	if ((info->flags & FBINFO_HWACCEL_DISABLED) || image->depth != 1) {
1494f7018c21STomi Valkeinen 		cfb_imageblit(info, image);
1495f7018c21STomi Valkeinen 		return;
1496f7018c21STomi Valkeinen 	}
1497f7018c21STomi Valkeinen 
1498f7018c21STomi Valkeinen 	switch (info->var.bits_per_pixel) {
1499f7018c21STomi Valkeinen 	case 8:
1500f7018c21STomi Valkeinen 		fgx = image->fg_color;
1501f7018c21STomi Valkeinen 		bgx = image->bg_color;
1502f7018c21STomi Valkeinen 		break;
1503f7018c21STomi Valkeinen 	case 16:
1504f7018c21STomi Valkeinen 	case 32:
1505f7018c21STomi Valkeinen 		if (par->riva.Architecture != NV_ARCH_03) {
1506f7018c21STomi Valkeinen 			fgx = ((u32 *)info->pseudo_palette)[image->fg_color];
1507f7018c21STomi Valkeinen 			bgx = ((u32 *)info->pseudo_palette)[image->bg_color];
1508f7018c21STomi Valkeinen 		} else {
1509f7018c21STomi Valkeinen 			fgx = par->palette[image->fg_color];
1510f7018c21STomi Valkeinen 			bgx = par->palette[image->bg_color];
1511f7018c21STomi Valkeinen 		}
1512f7018c21STomi Valkeinen 		if (info->var.green.length == 6)
1513f7018c21STomi Valkeinen 			convert_bgcolor_16(&bgx);
1514f7018c21STomi Valkeinen 		break;
1515f7018c21STomi Valkeinen 	}
1516f7018c21STomi Valkeinen 
1517f7018c21STomi Valkeinen 	RIVA_FIFO_FREE(par->riva, Bitmap, 7);
1518f7018c21STomi Valkeinen 	NV_WR32(&par->riva.Bitmap->ClipE.TopLeft, 0,
1519f7018c21STomi Valkeinen 		(image->dy << 16) | (image->dx & 0xFFFF));
1520f7018c21STomi Valkeinen 	NV_WR32(&par->riva.Bitmap->ClipE.BottomRight, 0,
1521f7018c21STomi Valkeinen 		(((image->dy + image->height) << 16) |
1522f7018c21STomi Valkeinen 		 ((image->dx + image->width) & 0xffff)));
1523f7018c21STomi Valkeinen 	NV_WR32(&par->riva.Bitmap->Color0E, 0, bgx);
1524f7018c21STomi Valkeinen 	NV_WR32(&par->riva.Bitmap->Color1E, 0, fgx);
1525f7018c21STomi Valkeinen 	NV_WR32(&par->riva.Bitmap->WidthHeightInE, 0,
1526f7018c21STomi Valkeinen 		(image->height << 16) | ((image->width + 31) & ~31));
1527f7018c21STomi Valkeinen 	NV_WR32(&par->riva.Bitmap->WidthHeightOutE, 0,
1528f7018c21STomi Valkeinen 		(image->height << 16) | ((image->width + 31) & ~31));
1529f7018c21STomi Valkeinen 	NV_WR32(&par->riva.Bitmap->PointE, 0,
1530f7018c21STomi Valkeinen 		(image->dy << 16) | (image->dx & 0xFFFF));
1531f7018c21STomi Valkeinen 
1532f7018c21STomi Valkeinen 	d = &par->riva.Bitmap->MonochromeData01E;
1533f7018c21STomi Valkeinen 
1534f7018c21STomi Valkeinen 	width = (image->width + 31)/32;
1535f7018c21STomi Valkeinen 	size = width * image->height;
1536f7018c21STomi Valkeinen 	while (size >= 16) {
1537f7018c21STomi Valkeinen 		RIVA_FIFO_FREE(par->riva, Bitmap, 16);
1538f7018c21STomi Valkeinen 		for (i = 0; i < 16; i++) {
1539f7018c21STomi Valkeinen 			tmp = *((u32 *)cdat);
1540f7018c21STomi Valkeinen 			cdat = (u8 *)((u32 *)cdat + 1);
1541f7018c21STomi Valkeinen 			reverse_order(&tmp);
1542f7018c21STomi Valkeinen 			NV_WR32(d, i*4, tmp);
1543f7018c21STomi Valkeinen 		}
1544f7018c21STomi Valkeinen 		size -= 16;
1545f7018c21STomi Valkeinen 	}
1546f7018c21STomi Valkeinen 	if (size) {
1547f7018c21STomi Valkeinen 		RIVA_FIFO_FREE(par->riva, Bitmap, size);
1548f7018c21STomi Valkeinen 		for (i = 0; i < size; i++) {
1549f7018c21STomi Valkeinen 			tmp = *((u32 *) cdat);
1550f7018c21STomi Valkeinen 			cdat = (u8 *)((u32 *)cdat + 1);
1551f7018c21STomi Valkeinen 			reverse_order(&tmp);
1552f7018c21STomi Valkeinen 			NV_WR32(d, i*4, tmp);
1553f7018c21STomi Valkeinen 		}
1554f7018c21STomi Valkeinen 	}
1555f7018c21STomi Valkeinen }
1556f7018c21STomi Valkeinen 
1557f7018c21STomi Valkeinen /**
1558f7018c21STomi Valkeinen  * rivafb_cursor - hardware cursor function
1559f7018c21STomi Valkeinen  * @info: pointer to info structure
1560f7018c21STomi Valkeinen  * @cursor: pointer to fbcursor structure
1561f7018c21STomi Valkeinen  *
1562f7018c21STomi Valkeinen  * DESCRIPTION:
1563f7018c21STomi Valkeinen  * A cursor function that supports displaying a cursor image via hardware.
1564f7018c21STomi Valkeinen  * Within the kernel, copy and invert rops are supported.  If exported
1565f7018c21STomi Valkeinen  * to user space, only the copy rop will be supported.
1566f7018c21STomi Valkeinen  *
1567f7018c21STomi Valkeinen  * CALLED FROM
1568f7018c21STomi Valkeinen  * framebuffer hook
1569f7018c21STomi Valkeinen  */
rivafb_cursor(struct fb_info * info,struct fb_cursor * cursor)1570f7018c21STomi Valkeinen static int rivafb_cursor(struct fb_info *info, struct fb_cursor *cursor)
1571f7018c21STomi Valkeinen {
1572f7018c21STomi Valkeinen 	struct riva_par *par = info->par;
1573f7018c21STomi Valkeinen 	u8 data[MAX_CURS * MAX_CURS/8];
1574f7018c21STomi Valkeinen 	int i, set = cursor->set;
1575f7018c21STomi Valkeinen 	u16 fg, bg;
1576f7018c21STomi Valkeinen 
1577f7018c21STomi Valkeinen 	if (cursor->image.width > MAX_CURS || cursor->image.height > MAX_CURS)
1578f7018c21STomi Valkeinen 		return -ENXIO;
1579f7018c21STomi Valkeinen 
1580f7018c21STomi Valkeinen 	par->riva.ShowHideCursor(&par->riva, 0);
1581f7018c21STomi Valkeinen 
1582f7018c21STomi Valkeinen 	if (par->cursor_reset) {
1583f7018c21STomi Valkeinen 		set = FB_CUR_SETALL;
1584f7018c21STomi Valkeinen 		par->cursor_reset = 0;
1585f7018c21STomi Valkeinen 	}
1586f7018c21STomi Valkeinen 
1587f7018c21STomi Valkeinen 	if (set & FB_CUR_SETSIZE)
1588f7018c21STomi Valkeinen 		memset_io(par->riva.CURSOR, 0, MAX_CURS * MAX_CURS * 2);
1589f7018c21STomi Valkeinen 
1590f7018c21STomi Valkeinen 	if (set & FB_CUR_SETPOS) {
1591f7018c21STomi Valkeinen 		u32 xx, yy, temp;
1592f7018c21STomi Valkeinen 
1593f7018c21STomi Valkeinen 		yy = cursor->image.dy - info->var.yoffset;
1594f7018c21STomi Valkeinen 		xx = cursor->image.dx - info->var.xoffset;
1595f7018c21STomi Valkeinen 		temp = xx & 0xFFFF;
1596f7018c21STomi Valkeinen 		temp |= yy << 16;
1597f7018c21STomi Valkeinen 
1598f7018c21STomi Valkeinen 		NV_WR32(par->riva.PRAMDAC, 0x0000300, temp);
1599f7018c21STomi Valkeinen 	}
1600f7018c21STomi Valkeinen 
1601f7018c21STomi Valkeinen 
1602f7018c21STomi Valkeinen 	if (set & (FB_CUR_SETSHAPE | FB_CUR_SETCMAP | FB_CUR_SETIMAGE)) {
1603f7018c21STomi Valkeinen 		u32 bg_idx = cursor->image.bg_color;
1604f7018c21STomi Valkeinen 		u32 fg_idx = cursor->image.fg_color;
1605f7018c21STomi Valkeinen 		u32 s_pitch = (cursor->image.width+7) >> 3;
1606f7018c21STomi Valkeinen 		u32 d_pitch = MAX_CURS/8;
1607f7018c21STomi Valkeinen 		u8 *dat = (u8 *) cursor->image.data;
1608f7018c21STomi Valkeinen 		u8 *msk = (u8 *) cursor->mask;
1609f7018c21STomi Valkeinen 		u8 *src;
1610f7018c21STomi Valkeinen 
16116da2ec56SKees Cook 		src = kmalloc_array(s_pitch, cursor->image.height, GFP_ATOMIC);
1612f7018c21STomi Valkeinen 
1613f7018c21STomi Valkeinen 		if (src) {
1614f7018c21STomi Valkeinen 			switch (cursor->rop) {
1615f7018c21STomi Valkeinen 			case ROP_XOR:
1616f7018c21STomi Valkeinen 				for (i = 0; i < s_pitch * cursor->image.height; i++)
1617f7018c21STomi Valkeinen 					src[i] = dat[i] ^ msk[i];
1618f7018c21STomi Valkeinen 				break;
1619f7018c21STomi Valkeinen 			case ROP_COPY:
1620f7018c21STomi Valkeinen 			default:
1621f7018c21STomi Valkeinen 				for (i = 0; i < s_pitch * cursor->image.height; i++)
1622f7018c21STomi Valkeinen 					src[i] = dat[i] & msk[i];
1623f7018c21STomi Valkeinen 				break;
1624f7018c21STomi Valkeinen 			}
1625f7018c21STomi Valkeinen 
1626f7018c21STomi Valkeinen 			fb_pad_aligned_buffer(data, d_pitch, src, s_pitch,
1627f7018c21STomi Valkeinen 						cursor->image.height);
1628f7018c21STomi Valkeinen 
1629f7018c21STomi Valkeinen 			bg = ((info->cmap.red[bg_idx] & 0xf8) << 7) |
1630f7018c21STomi Valkeinen 				((info->cmap.green[bg_idx] & 0xf8) << 2) |
1631f7018c21STomi Valkeinen 				((info->cmap.blue[bg_idx] & 0xf8) >> 3) |
1632f7018c21STomi Valkeinen 				1 << 15;
1633f7018c21STomi Valkeinen 
1634f7018c21STomi Valkeinen 			fg = ((info->cmap.red[fg_idx] & 0xf8) << 7) |
1635f7018c21STomi Valkeinen 				((info->cmap.green[fg_idx] & 0xf8) << 2) |
1636f7018c21STomi Valkeinen 				((info->cmap.blue[fg_idx] & 0xf8) >> 3) |
1637f7018c21STomi Valkeinen 				1 << 15;
1638f7018c21STomi Valkeinen 
1639f7018c21STomi Valkeinen 			par->riva.LockUnlock(&par->riva, 0);
1640f7018c21STomi Valkeinen 
1641f7018c21STomi Valkeinen 			rivafb_load_cursor_image(par, data, bg, fg,
1642f7018c21STomi Valkeinen 						 cursor->image.width,
1643f7018c21STomi Valkeinen 						 cursor->image.height);
1644f7018c21STomi Valkeinen 			kfree(src);
1645f7018c21STomi Valkeinen 		}
1646f7018c21STomi Valkeinen 	}
1647f7018c21STomi Valkeinen 
1648f7018c21STomi Valkeinen 	if (cursor->enable)
1649f7018c21STomi Valkeinen 		par->riva.ShowHideCursor(&par->riva, 1);
1650f7018c21STomi Valkeinen 
1651f7018c21STomi Valkeinen 	return 0;
1652f7018c21STomi Valkeinen }
1653f7018c21STomi Valkeinen 
rivafb_sync(struct fb_info * info)1654f7018c21STomi Valkeinen static int rivafb_sync(struct fb_info *info)
1655f7018c21STomi Valkeinen {
1656f7018c21STomi Valkeinen 	struct riva_par *par = info->par;
1657f7018c21STomi Valkeinen 
1658f7018c21STomi Valkeinen 	wait_for_idle(par);
1659f7018c21STomi Valkeinen 	return 0;
1660f7018c21STomi Valkeinen }
1661f7018c21STomi Valkeinen 
1662f7018c21STomi Valkeinen /* ------------------------------------------------------------------------- *
1663f7018c21STomi Valkeinen  *
1664f7018c21STomi Valkeinen  * initialization helper functions
1665f7018c21STomi Valkeinen  *
1666f7018c21STomi Valkeinen  * ------------------------------------------------------------------------- */
1667f7018c21STomi Valkeinen 
1668f7018c21STomi Valkeinen /* kernel interface */
16698a48ac33SJani Nikula static const struct fb_ops riva_fb_ops = {
1670f7018c21STomi Valkeinen 	.owner 		= THIS_MODULE,
1671f7018c21STomi Valkeinen 	.fb_open	= rivafb_open,
1672f7018c21STomi Valkeinen 	.fb_release	= rivafb_release,
167398807533SThomas Zimmermann 	__FB_DEFAULT_IOMEM_OPS_RDWR,
1674f7018c21STomi Valkeinen 	.fb_check_var 	= rivafb_check_var,
1675f7018c21STomi Valkeinen 	.fb_set_par 	= rivafb_set_par,
1676f7018c21STomi Valkeinen 	.fb_setcolreg 	= rivafb_setcolreg,
1677f7018c21STomi Valkeinen 	.fb_pan_display	= rivafb_pan_display,
1678f7018c21STomi Valkeinen 	.fb_blank 	= rivafb_blank,
1679f7018c21STomi Valkeinen 	.fb_fillrect 	= rivafb_fillrect,
1680f7018c21STomi Valkeinen 	.fb_copyarea 	= rivafb_copyarea,
1681f7018c21STomi Valkeinen 	.fb_imageblit 	= rivafb_imageblit,
1682f7018c21STomi Valkeinen 	.fb_cursor	= rivafb_cursor,
1683f7018c21STomi Valkeinen 	.fb_sync 	= rivafb_sync,
168498807533SThomas Zimmermann 	__FB_DEFAULT_IOMEM_OPS_MMAP,
1685f7018c21STomi Valkeinen };
1686f7018c21STomi Valkeinen 
riva_set_fbinfo(struct fb_info * info)1687f7018c21STomi Valkeinen static int riva_set_fbinfo(struct fb_info *info)
1688f7018c21STomi Valkeinen {
1689f7018c21STomi Valkeinen 	unsigned int cmap_len;
1690f7018c21STomi Valkeinen 	struct riva_par *par = info->par;
1691f7018c21STomi Valkeinen 
1692f7018c21STomi Valkeinen 	NVTRACE_ENTER();
1693b3e148d7SThomas Zimmermann 	info->flags = FBINFO_HWACCEL_XPAN
1694f7018c21STomi Valkeinen 		    | FBINFO_HWACCEL_YPAN
1695f7018c21STomi Valkeinen 		    | FBINFO_HWACCEL_COPYAREA
1696f7018c21STomi Valkeinen 		    | FBINFO_HWACCEL_FILLRECT
1697f7018c21STomi Valkeinen 	            | FBINFO_HWACCEL_IMAGEBLIT;
1698f7018c21STomi Valkeinen 
1699f7018c21STomi Valkeinen 	/* Accel seems to not work properly on NV30 yet...*/
1700f7018c21STomi Valkeinen 	if ((par->riva.Architecture == NV_ARCH_30) || noaccel) {
1701f7018c21STomi Valkeinen 	    	printk(KERN_DEBUG PFX "disabling acceleration\n");
1702f7018c21STomi Valkeinen   		info->flags |= FBINFO_HWACCEL_DISABLED;
1703f7018c21STomi Valkeinen 	}
1704f7018c21STomi Valkeinen 
1705f7018c21STomi Valkeinen 	info->var = rivafb_default_var;
1706f7018c21STomi Valkeinen 	info->fix.visual = (info->var.bits_per_pixel == 8) ?
1707f7018c21STomi Valkeinen 				FB_VISUAL_PSEUDOCOLOR : FB_VISUAL_DIRECTCOLOR;
1708f7018c21STomi Valkeinen 
1709f7018c21STomi Valkeinen 	info->pseudo_palette = par->pseudo_palette;
1710f7018c21STomi Valkeinen 
1711f7018c21STomi Valkeinen 	cmap_len = riva_get_cmap_len(&info->var);
1712f7018c21STomi Valkeinen 	fb_alloc_cmap(&info->cmap, cmap_len, 0);
1713f7018c21STomi Valkeinen 
1714f7018c21STomi Valkeinen 	info->pixmap.size = 8 * 1024;
1715f7018c21STomi Valkeinen 	info->pixmap.buf_align = 4;
1716f7018c21STomi Valkeinen 	info->pixmap.access_align = 32;
1717f7018c21STomi Valkeinen 	info->pixmap.flags = FB_PIXMAP_SYSTEM;
1718f7018c21STomi Valkeinen 	info->var.yres_virtual = -1;
1719f7018c21STomi Valkeinen 	NVTRACE_LEAVE();
1720f7018c21STomi Valkeinen 	return (rivafb_check_var(&info->var, info));
1721f7018c21STomi Valkeinen }
1722f7018c21STomi Valkeinen 
riva_get_EDID_OF(struct fb_info * info,struct pci_dev * pd)1723f7018c21STomi Valkeinen static int riva_get_EDID_OF(struct fb_info *info, struct pci_dev *pd)
1724f7018c21STomi Valkeinen {
1725f7018c21STomi Valkeinen 	struct riva_par *par = info->par;
1726f7018c21STomi Valkeinen 	struct device_node *dp;
1727f7018c21STomi Valkeinen 	const unsigned char *pedid = NULL;
1728f7018c21STomi Valkeinen 	const unsigned char *disptype = NULL;
1729f7018c21STomi Valkeinen 	static char *propnames[] = {
1730f7018c21STomi Valkeinen 		"DFP,EDID", "LCD,EDID", "EDID", "EDID1", "EDID,B", "EDID,A", NULL };
1731f7018c21STomi Valkeinen 	int i;
1732f7018c21STomi Valkeinen 
1733f7018c21STomi Valkeinen 	NVTRACE_ENTER();
1734f7018c21STomi Valkeinen 	dp = pci_device_to_OF_node(pd);
1735f7018c21STomi Valkeinen 	for (; dp != NULL; dp = dp->child) {
1736f7018c21STomi Valkeinen 		disptype = of_get_property(dp, "display-type", NULL);
1737f7018c21STomi Valkeinen 		if (disptype == NULL)
1738f7018c21STomi Valkeinen 			continue;
1739f7018c21STomi Valkeinen 		if (strncmp(disptype, "LCD", 3) != 0)
1740f7018c21STomi Valkeinen 			continue;
1741f7018c21STomi Valkeinen 		for (i = 0; propnames[i] != NULL; ++i) {
1742f7018c21STomi Valkeinen 			pedid = of_get_property(dp, propnames[i], NULL);
1743f7018c21STomi Valkeinen 			if (pedid != NULL) {
1744f7018c21STomi Valkeinen 				par->EDID = (unsigned char *)pedid;
1745f7018c21STomi Valkeinen 				NVTRACE("LCD found.\n");
1746f7018c21STomi Valkeinen 				return 1;
1747f7018c21STomi Valkeinen 			}
1748f7018c21STomi Valkeinen 		}
1749f7018c21STomi Valkeinen 	}
1750f7018c21STomi Valkeinen 	NVTRACE_LEAVE();
1751f7018c21STomi Valkeinen 	return 0;
1752f7018c21STomi Valkeinen }
1753f7018c21STomi Valkeinen 
1754d14c374cSKevin Hao #if defined(CONFIG_FB_RIVA_I2C)
riva_get_EDID_i2c(struct fb_info * info)1755f7018c21STomi Valkeinen static int riva_get_EDID_i2c(struct fb_info *info)
1756f7018c21STomi Valkeinen {
1757f7018c21STomi Valkeinen 	struct riva_par *par = info->par;
1758f7018c21STomi Valkeinen 	struct fb_var_screeninfo var;
1759f7018c21STomi Valkeinen 	int i;
1760f7018c21STomi Valkeinen 
1761f7018c21STomi Valkeinen 	NVTRACE_ENTER();
17621c639baeSDmitry Eremin-Solenikov 	par->riva.LockUnlock(&par->riva, 0);
1763f7018c21STomi Valkeinen 	riva_create_i2c_busses(par);
1764f7018c21STomi Valkeinen 	for (i = 0; i < 3; i++) {
1765f7018c21STomi Valkeinen 		if (!par->chan[i].par)
1766f7018c21STomi Valkeinen 			continue;
1767f7018c21STomi Valkeinen 		riva_probe_i2c_connector(par, i, &par->EDID);
1768f7018c21STomi Valkeinen 		if (par->EDID && !fb_parse_edid(par->EDID, &var)) {
1769f7018c21STomi Valkeinen 			printk(PFX "Found EDID Block from BUS %i\n", i);
1770f7018c21STomi Valkeinen 			break;
1771f7018c21STomi Valkeinen 		}
1772f7018c21STomi Valkeinen 	}
1773f7018c21STomi Valkeinen 
1774f7018c21STomi Valkeinen 	NVTRACE_LEAVE();
1775f7018c21STomi Valkeinen 	return (par->EDID) ? 1 : 0;
1776f7018c21STomi Valkeinen }
1777f7018c21STomi Valkeinen #endif /* CONFIG_FB_RIVA_I2C */
1778f7018c21STomi Valkeinen 
riva_update_default_var(struct fb_var_screeninfo * var,struct fb_info * info)1779f7018c21STomi Valkeinen static void riva_update_default_var(struct fb_var_screeninfo *var,
1780f7018c21STomi Valkeinen 				    struct fb_info *info)
1781f7018c21STomi Valkeinen {
1782f7018c21STomi Valkeinen 	struct fb_monspecs *specs = &info->monspecs;
1783f7018c21STomi Valkeinen 	struct fb_videomode modedb;
1784f7018c21STomi Valkeinen 
1785f7018c21STomi Valkeinen 	NVTRACE_ENTER();
1786f7018c21STomi Valkeinen 	/* respect mode options */
1787f7018c21STomi Valkeinen 	if (mode_option) {
1788f7018c21STomi Valkeinen 		fb_find_mode(var, info, mode_option,
1789f7018c21STomi Valkeinen 			     specs->modedb, specs->modedb_len,
1790f7018c21STomi Valkeinen 			     NULL, 8);
1791f7018c21STomi Valkeinen 	} else if (specs->modedb != NULL) {
1792f7018c21STomi Valkeinen 		/* get first mode in database as fallback */
1793f7018c21STomi Valkeinen 		modedb = specs->modedb[0];
1794f7018c21STomi Valkeinen 		/* get preferred timing */
1795f7018c21STomi Valkeinen 		if (info->monspecs.misc & FB_MISC_1ST_DETAIL) {
1796f7018c21STomi Valkeinen 			int i;
1797f7018c21STomi Valkeinen 
1798f7018c21STomi Valkeinen 			for (i = 0; i < specs->modedb_len; i++) {
1799f7018c21STomi Valkeinen 				if (specs->modedb[i].flag & FB_MODE_IS_FIRST) {
1800f7018c21STomi Valkeinen 					modedb = specs->modedb[i];
1801f7018c21STomi Valkeinen 					break;
1802f7018c21STomi Valkeinen 				}
1803f7018c21STomi Valkeinen 			}
1804f7018c21STomi Valkeinen 		}
1805f7018c21STomi Valkeinen 		var->bits_per_pixel = 8;
1806f7018c21STomi Valkeinen 		riva_update_var(var, &modedb);
1807f7018c21STomi Valkeinen 	}
1808f7018c21STomi Valkeinen 	NVTRACE_LEAVE();
1809f7018c21STomi Valkeinen }
1810f7018c21STomi Valkeinen 
1811f7018c21STomi Valkeinen 
riva_get_EDID(struct fb_info * info,struct pci_dev * pdev)1812f7018c21STomi Valkeinen static void riva_get_EDID(struct fb_info *info, struct pci_dev *pdev)
1813f7018c21STomi Valkeinen {
1814f7018c21STomi Valkeinen 	NVTRACE_ENTER();
1815d14c374cSKevin Hao 	if (riva_get_EDID_OF(info, pdev)) {
1816d14c374cSKevin Hao 		NVTRACE_LEAVE();
1817d14c374cSKevin Hao 		return;
1818d14c374cSKevin Hao 	}
1819d14c374cSKevin Hao 	if (IS_ENABLED(CONFIG_OF))
1820f7018c21STomi Valkeinen 		printk(PFX "could not retrieve EDID from OF\n");
1821d14c374cSKevin Hao #if defined(CONFIG_FB_RIVA_I2C)
1822f7018c21STomi Valkeinen 	if (!riva_get_EDID_i2c(info))
1823f7018c21STomi Valkeinen 		printk(PFX "could not retrieve EDID from DDC/I2C\n");
1824f7018c21STomi Valkeinen #endif
1825f7018c21STomi Valkeinen 	NVTRACE_LEAVE();
1826f7018c21STomi Valkeinen }
1827f7018c21STomi Valkeinen 
1828f7018c21STomi Valkeinen 
riva_get_edidinfo(struct fb_info * info)1829f7018c21STomi Valkeinen static void riva_get_edidinfo(struct fb_info *info)
1830f7018c21STomi Valkeinen {
1831f7018c21STomi Valkeinen 	struct fb_var_screeninfo *var = &rivafb_default_var;
1832f7018c21STomi Valkeinen 	struct riva_par *par = info->par;
1833f7018c21STomi Valkeinen 
1834f7018c21STomi Valkeinen 	fb_edid_to_monspecs(par->EDID, &info->monspecs);
1835f7018c21STomi Valkeinen 	fb_videomode_to_modelist(info->monspecs.modedb, info->monspecs.modedb_len,
1836f7018c21STomi Valkeinen 				 &info->modelist);
1837f7018c21STomi Valkeinen 	riva_update_default_var(var, info);
1838f7018c21STomi Valkeinen 
1839f7018c21STomi Valkeinen 	/* if user specified flatpanel, we respect that */
1840f7018c21STomi Valkeinen 	if (info->monspecs.input & FB_DISP_DDI)
1841f7018c21STomi Valkeinen 		par->FlatPanel = 1;
1842f7018c21STomi Valkeinen }
1843f7018c21STomi Valkeinen 
1844f7018c21STomi Valkeinen /* ------------------------------------------------------------------------- *
1845f7018c21STomi Valkeinen  *
1846f7018c21STomi Valkeinen  * PCI bus
1847f7018c21STomi Valkeinen  *
1848f7018c21STomi Valkeinen  * ------------------------------------------------------------------------- */
1849f7018c21STomi Valkeinen 
riva_get_arch(struct pci_dev * pd)1850f7018c21STomi Valkeinen static u32 riva_get_arch(struct pci_dev *pd)
1851f7018c21STomi Valkeinen {
1852f7018c21STomi Valkeinen     	u32 arch = 0;
1853f7018c21STomi Valkeinen 
1854f7018c21STomi Valkeinen 	switch (pd->device & 0x0ff0) {
1855f7018c21STomi Valkeinen 		case 0x0100:   /* GeForce 256 */
1856f7018c21STomi Valkeinen 		case 0x0110:   /* GeForce2 MX */
1857f7018c21STomi Valkeinen 		case 0x0150:   /* GeForce2 */
1858f7018c21STomi Valkeinen 		case 0x0170:   /* GeForce4 MX */
1859f7018c21STomi Valkeinen 		case 0x0180:   /* GeForce4 MX (8x AGP) */
1860f7018c21STomi Valkeinen 		case 0x01A0:   /* nForce */
1861f7018c21STomi Valkeinen 		case 0x01F0:   /* nForce2 */
1862f7018c21STomi Valkeinen 		     arch =  NV_ARCH_10;
1863f7018c21STomi Valkeinen 		     break;
1864f7018c21STomi Valkeinen 		case 0x0200:   /* GeForce3 */
1865f7018c21STomi Valkeinen 		case 0x0250:   /* GeForce4 Ti */
1866f7018c21STomi Valkeinen 		case 0x0280:   /* GeForce4 Ti (8x AGP) */
1867f7018c21STomi Valkeinen 		     arch =  NV_ARCH_20;
1868f7018c21STomi Valkeinen 		     break;
1869f7018c21STomi Valkeinen 		case 0x0300:   /* GeForceFX 5800 */
1870f7018c21STomi Valkeinen 		case 0x0310:   /* GeForceFX 5600 */
1871f7018c21STomi Valkeinen 		case 0x0320:   /* GeForceFX 5200 */
1872f7018c21STomi Valkeinen 		case 0x0330:   /* GeForceFX 5900 */
1873f7018c21STomi Valkeinen 		case 0x0340:   /* GeForceFX 5700 */
1874f7018c21STomi Valkeinen 		     arch =  NV_ARCH_30;
1875f7018c21STomi Valkeinen 		     break;
1876f7018c21STomi Valkeinen 		case 0x0020:   /* TNT, TNT2 */
1877f7018c21STomi Valkeinen 		     arch =  NV_ARCH_04;
1878f7018c21STomi Valkeinen 		     break;
1879f7018c21STomi Valkeinen 		case 0x0010:   /* Riva128 */
1880f7018c21STomi Valkeinen 		     arch =  NV_ARCH_03;
1881f7018c21STomi Valkeinen 		     break;
1882f7018c21STomi Valkeinen 		default:   /* unknown architecture */
1883f7018c21STomi Valkeinen 		     break;
1884f7018c21STomi Valkeinen 	}
1885f7018c21STomi Valkeinen 	return arch;
1886f7018c21STomi Valkeinen }
1887f7018c21STomi Valkeinen 
rivafb_probe(struct pci_dev * pd,const struct pci_device_id * ent)1888f7018c21STomi Valkeinen static int rivafb_probe(struct pci_dev *pd, const struct pci_device_id *ent)
1889f7018c21STomi Valkeinen {
1890f7018c21STomi Valkeinen 	struct riva_par *default_par;
1891f7018c21STomi Valkeinen 	struct fb_info *info;
1892f7018c21STomi Valkeinen 	int ret;
1893f7018c21STomi Valkeinen 
1894f7018c21STomi Valkeinen 	NVTRACE_ENTER();
1895f7018c21STomi Valkeinen 	assert(pd != NULL);
1896f7018c21STomi Valkeinen 
1897145eed48SThomas Zimmermann 	ret = aperture_remove_conflicting_pci_devices(pd, "rivafb");
1898145eed48SThomas Zimmermann 	if (ret)
1899145eed48SThomas Zimmermann 		return ret;
1900145eed48SThomas Zimmermann 
1901f7018c21STomi Valkeinen 	info = framebuffer_alloc(sizeof(struct riva_par), &pd->dev);
1902f7018c21STomi Valkeinen 	if (!info) {
1903f7018c21STomi Valkeinen 		ret = -ENOMEM;
1904f7018c21STomi Valkeinen 		goto err_ret;
1905f7018c21STomi Valkeinen 	}
1906f7018c21STomi Valkeinen 	default_par = info->par;
1907f7018c21STomi Valkeinen 	default_par->pdev = pd;
1908f7018c21STomi Valkeinen 
1909f7018c21STomi Valkeinen 	info->pixmap.addr = kzalloc(8 * 1024, GFP_KERNEL);
1910f7018c21STomi Valkeinen 	if (info->pixmap.addr == NULL) {
1911f7018c21STomi Valkeinen 	    	ret = -ENOMEM;
1912f7018c21STomi Valkeinen 		goto err_framebuffer_release;
1913f7018c21STomi Valkeinen 	}
1914f7018c21STomi Valkeinen 
1915f7018c21STomi Valkeinen 	ret = pci_enable_device(pd);
1916f7018c21STomi Valkeinen 	if (ret < 0) {
1917f7018c21STomi Valkeinen 		printk(KERN_ERR PFX "cannot enable PCI device\n");
1918f7018c21STomi Valkeinen 		goto err_free_pixmap;
1919f7018c21STomi Valkeinen 	}
1920f7018c21STomi Valkeinen 
1921f7018c21STomi Valkeinen 	ret = pci_request_regions(pd, "rivafb");
1922f7018c21STomi Valkeinen 	if (ret < 0) {
1923f7018c21STomi Valkeinen 		printk(KERN_ERR PFX "cannot request PCI regions\n");
1924f7018c21STomi Valkeinen 		goto err_disable_device;
1925f7018c21STomi Valkeinen 	}
1926f7018c21STomi Valkeinen 
1927f7018c21STomi Valkeinen 	mutex_init(&default_par->open_lock);
1928f7018c21STomi Valkeinen 	default_par->riva.Architecture = riva_get_arch(pd);
1929f7018c21STomi Valkeinen 
1930f7018c21STomi Valkeinen 	default_par->Chipset = (pd->vendor << 16) | pd->device;
1931f7018c21STomi Valkeinen 	printk(KERN_INFO PFX "nVidia device/chipset %X\n",default_par->Chipset);
1932f7018c21STomi Valkeinen 
1933f7018c21STomi Valkeinen 	if(default_par->riva.Architecture == 0) {
1934f7018c21STomi Valkeinen 		printk(KERN_ERR PFX "unknown NV_ARCH\n");
1935f7018c21STomi Valkeinen 		ret=-ENODEV;
1936f7018c21STomi Valkeinen 		goto err_release_region;
1937f7018c21STomi Valkeinen 	}
1938f7018c21STomi Valkeinen 	if(default_par->riva.Architecture == NV_ARCH_10 ||
1939f7018c21STomi Valkeinen 	   default_par->riva.Architecture == NV_ARCH_20 ||
1940f7018c21STomi Valkeinen 	   default_par->riva.Architecture == NV_ARCH_30) {
1941f7018c21STomi Valkeinen 		sprintf(rivafb_fix.id, "NV%x", (pd->device & 0x0ff0) >> 4);
1942f7018c21STomi Valkeinen 	} else {
1943f7018c21STomi Valkeinen 		sprintf(rivafb_fix.id, "NV%x", default_par->riva.Architecture);
1944f7018c21STomi Valkeinen 	}
1945f7018c21STomi Valkeinen 
1946f7018c21STomi Valkeinen 	default_par->FlatPanel = flatpanel;
1947f7018c21STomi Valkeinen 	if (flatpanel == 1)
1948f7018c21STomi Valkeinen 		printk(KERN_INFO PFX "flatpanel support enabled\n");
1949f7018c21STomi Valkeinen 	default_par->forceCRTC = forceCRTC;
1950f7018c21STomi Valkeinen 
1951f7018c21STomi Valkeinen 	rivafb_fix.mmio_len = pci_resource_len(pd, 0);
1952f7018c21STomi Valkeinen 	rivafb_fix.smem_len = pci_resource_len(pd, 1);
1953f7018c21STomi Valkeinen 
1954f7018c21STomi Valkeinen 	{
1955f7018c21STomi Valkeinen 		/* enable IO and mem if not already done */
1956f7018c21STomi Valkeinen 		unsigned short cmd;
1957f7018c21STomi Valkeinen 
1958f7018c21STomi Valkeinen 		pci_read_config_word(pd, PCI_COMMAND, &cmd);
1959f7018c21STomi Valkeinen 		cmd |= (PCI_COMMAND_IO | PCI_COMMAND_MEMORY);
1960f7018c21STomi Valkeinen 		pci_write_config_word(pd, PCI_COMMAND, cmd);
1961f7018c21STomi Valkeinen 	}
1962f7018c21STomi Valkeinen 
1963f7018c21STomi Valkeinen 	rivafb_fix.mmio_start = pci_resource_start(pd, 0);
1964f7018c21STomi Valkeinen 	rivafb_fix.smem_start = pci_resource_start(pd, 1);
1965f7018c21STomi Valkeinen 
1966f7018c21STomi Valkeinen 	default_par->ctrl_base = ioremap(rivafb_fix.mmio_start,
1967f7018c21STomi Valkeinen 					 rivafb_fix.mmio_len);
1968f7018c21STomi Valkeinen 	if (!default_par->ctrl_base) {
1969f7018c21STomi Valkeinen 		printk(KERN_ERR PFX "cannot ioremap MMIO base\n");
1970f7018c21STomi Valkeinen 		ret = -EIO;
1971f7018c21STomi Valkeinen 		goto err_release_region;
1972f7018c21STomi Valkeinen 	}
1973f7018c21STomi Valkeinen 
1974f7018c21STomi Valkeinen 	switch (default_par->riva.Architecture) {
1975f7018c21STomi Valkeinen 	case NV_ARCH_03:
1976f7018c21STomi Valkeinen 		/* Riva128's PRAMIN is in the "framebuffer" space
1977f7018c21STomi Valkeinen 		 * Since these cards were never made with more than 8 megabytes
1978f7018c21STomi Valkeinen 		 * we can safely allocate this separately.
1979f7018c21STomi Valkeinen 		 */
1980f7018c21STomi Valkeinen 		default_par->riva.PRAMIN = ioremap(rivafb_fix.smem_start + 0x00C00000, 0x00008000);
1981f7018c21STomi Valkeinen 		if (!default_par->riva.PRAMIN) {
1982f7018c21STomi Valkeinen 			printk(KERN_ERR PFX "cannot ioremap PRAMIN region\n");
1983f7018c21STomi Valkeinen 			ret = -EIO;
1984f7018c21STomi Valkeinen 			goto err_iounmap_ctrl_base;
1985f7018c21STomi Valkeinen 		}
1986f7018c21STomi Valkeinen 		break;
1987f7018c21STomi Valkeinen 	case NV_ARCH_04:
1988f7018c21STomi Valkeinen 	case NV_ARCH_10:
1989f7018c21STomi Valkeinen 	case NV_ARCH_20:
1990f7018c21STomi Valkeinen 	case NV_ARCH_30:
1991f7018c21STomi Valkeinen 		default_par->riva.PCRTC0 =
1992f7018c21STomi Valkeinen 			(u32 __iomem *)(default_par->ctrl_base + 0x00600000);
1993f7018c21STomi Valkeinen 		default_par->riva.PRAMIN =
1994f7018c21STomi Valkeinen 			(u32 __iomem *)(default_par->ctrl_base + 0x00710000);
1995f7018c21STomi Valkeinen 		break;
1996f7018c21STomi Valkeinen 	}
1997f7018c21STomi Valkeinen 	riva_common_setup(default_par);
1998f7018c21STomi Valkeinen 
1999f7018c21STomi Valkeinen 	if (default_par->riva.Architecture == NV_ARCH_03) {
2000f7018c21STomi Valkeinen 		default_par->riva.PCRTC = default_par->riva.PCRTC0
2001f7018c21STomi Valkeinen 		                        = default_par->riva.PGRAPH;
2002f7018c21STomi Valkeinen 	}
2003f7018c21STomi Valkeinen 
2004f7018c21STomi Valkeinen 	rivafb_fix.smem_len = riva_get_memlen(default_par) * 1024;
2005f7018c21STomi Valkeinen 	default_par->dclk_max = riva_get_maxdclk(default_par) * 1000;
200604dc78b4SLuis R. Rodriguez 	info->screen_base = ioremap_wc(rivafb_fix.smem_start,
2007f7018c21STomi Valkeinen 				       rivafb_fix.smem_len);
2008f7018c21STomi Valkeinen 	if (!info->screen_base) {
2009f7018c21STomi Valkeinen 		printk(KERN_ERR PFX "cannot ioremap FB base\n");
2010f7018c21STomi Valkeinen 		ret = -EIO;
2011f7018c21STomi Valkeinen 		goto err_iounmap_pramin;
2012f7018c21STomi Valkeinen 	}
2013f7018c21STomi Valkeinen 
201404dc78b4SLuis R. Rodriguez 	if (!nomtrr)
201504dc78b4SLuis R. Rodriguez 		default_par->wc_cookie =
201604dc78b4SLuis R. Rodriguez 			arch_phys_wc_add(rivafb_fix.smem_start,
201704dc78b4SLuis R. Rodriguez 					 rivafb_fix.smem_len);
2018f7018c21STomi Valkeinen 
2019f7018c21STomi Valkeinen 	info->fbops = &riva_fb_ops;
2020f7018c21STomi Valkeinen 	info->fix = rivafb_fix;
2021f7018c21STomi Valkeinen 	riva_get_EDID(info, pd);
2022f7018c21STomi Valkeinen 	riva_get_edidinfo(info);
2023f7018c21STomi Valkeinen 
2024f7018c21STomi Valkeinen 	ret=riva_set_fbinfo(info);
2025f7018c21STomi Valkeinen 	if (ret < 0) {
2026f7018c21STomi Valkeinen 		printk(KERN_ERR PFX "error setting initial video mode\n");
2027f7018c21STomi Valkeinen 		goto err_iounmap_screen_base;
2028f7018c21STomi Valkeinen 	}
2029f7018c21STomi Valkeinen 
2030f7018c21STomi Valkeinen 	fb_destroy_modedb(info->monspecs.modedb);
2031f7018c21STomi Valkeinen 	info->monspecs.modedb = NULL;
2032f7018c21STomi Valkeinen 
2033f7018c21STomi Valkeinen 	pci_set_drvdata(pd, info);
2034f7018c21STomi Valkeinen 
2035f7018c21STomi Valkeinen 	ret = register_framebuffer(info);
2036f7018c21STomi Valkeinen 	if (ret < 0) {
2037f7018c21STomi Valkeinen 		printk(KERN_ERR PFX
2038f7018c21STomi Valkeinen 			"error registering riva framebuffer\n");
2039f7018c21STomi Valkeinen 		goto err_iounmap_screen_base;
2040f7018c21STomi Valkeinen 	}
2041f7018c21STomi Valkeinen 
2042767e693bSThomas Zimmermann 	if (backlight)
2043767e693bSThomas Zimmermann 		riva_bl_init(info->par);
2044767e693bSThomas Zimmermann 
2045f7018c21STomi Valkeinen 	printk(KERN_INFO PFX
2046f7018c21STomi Valkeinen 		"PCI nVidia %s framebuffer ver %s (%dMB @ 0x%lX)\n",
2047f7018c21STomi Valkeinen 		info->fix.id,
2048f7018c21STomi Valkeinen 		RIVAFB_VERSION,
2049f7018c21STomi Valkeinen 		info->fix.smem_len / (1024 * 1024),
2050f7018c21STomi Valkeinen 		info->fix.smem_start);
2051f7018c21STomi Valkeinen 
2052f7018c21STomi Valkeinen 	NVTRACE_LEAVE();
2053f7018c21STomi Valkeinen 	return 0;
2054f7018c21STomi Valkeinen 
2055f7018c21STomi Valkeinen err_iounmap_screen_base:
2056f7018c21STomi Valkeinen #ifdef CONFIG_FB_RIVA_I2C
2057f7018c21STomi Valkeinen 	riva_delete_i2c_busses(info->par);
2058f7018c21STomi Valkeinen #endif
2059f7018c21STomi Valkeinen 	iounmap(info->screen_base);
2060f7018c21STomi Valkeinen err_iounmap_pramin:
2061f7018c21STomi Valkeinen 	if (default_par->riva.Architecture == NV_ARCH_03)
2062f7018c21STomi Valkeinen 		iounmap(default_par->riva.PRAMIN);
2063f7018c21STomi Valkeinen err_iounmap_ctrl_base:
2064f7018c21STomi Valkeinen 	iounmap(default_par->ctrl_base);
2065f7018c21STomi Valkeinen err_release_region:
2066f7018c21STomi Valkeinen 	pci_release_regions(pd);
2067f7018c21STomi Valkeinen err_disable_device:
2068f7018c21STomi Valkeinen err_free_pixmap:
2069f7018c21STomi Valkeinen 	kfree(info->pixmap.addr);
2070f7018c21STomi Valkeinen err_framebuffer_release:
2071f7018c21STomi Valkeinen 	framebuffer_release(info);
2072f7018c21STomi Valkeinen err_ret:
2073f7018c21STomi Valkeinen 	return ret;
2074f7018c21STomi Valkeinen }
2075f7018c21STomi Valkeinen 
rivafb_remove(struct pci_dev * pd)2076f7018c21STomi Valkeinen static void rivafb_remove(struct pci_dev *pd)
2077f7018c21STomi Valkeinen {
2078f7018c21STomi Valkeinen 	struct fb_info *info = pci_get_drvdata(pd);
2079f7018c21STomi Valkeinen 	struct riva_par *par = info->par;
2080f7018c21STomi Valkeinen 
2081f7018c21STomi Valkeinen 	NVTRACE_ENTER();
2082f7018c21STomi Valkeinen 
2083f7018c21STomi Valkeinen #ifdef CONFIG_FB_RIVA_I2C
2084f7018c21STomi Valkeinen 	riva_delete_i2c_busses(par);
2085f7018c21STomi Valkeinen 	kfree(par->EDID);
2086f7018c21STomi Valkeinen #endif
2087f7018c21STomi Valkeinen 
2088767e693bSThomas Zimmermann 	riva_bl_exit(info);
2089f7018c21STomi Valkeinen 	unregister_framebuffer(info);
2090f7018c21STomi Valkeinen 
209104dc78b4SLuis R. Rodriguez 	arch_phys_wc_del(par->wc_cookie);
2092f7018c21STomi Valkeinen 	iounmap(par->ctrl_base);
2093f7018c21STomi Valkeinen 	iounmap(info->screen_base);
2094f7018c21STomi Valkeinen 	if (par->riva.Architecture == NV_ARCH_03)
2095f7018c21STomi Valkeinen 		iounmap(par->riva.PRAMIN);
2096f7018c21STomi Valkeinen 	pci_release_regions(pd);
2097f7018c21STomi Valkeinen 	kfree(info->pixmap.addr);
2098f7018c21STomi Valkeinen 	framebuffer_release(info);
2099f7018c21STomi Valkeinen 	NVTRACE_LEAVE();
2100f7018c21STomi Valkeinen }
2101f7018c21STomi Valkeinen 
2102f7018c21STomi Valkeinen /* ------------------------------------------------------------------------- *
2103f7018c21STomi Valkeinen  *
2104f7018c21STomi Valkeinen  * initialization
2105f7018c21STomi Valkeinen  *
2106f7018c21STomi Valkeinen  * ------------------------------------------------------------------------- */
2107f7018c21STomi Valkeinen 
2108f7018c21STomi Valkeinen #ifndef MODULE
rivafb_setup(char * options)2109f7018c21STomi Valkeinen static int rivafb_setup(char *options)
2110f7018c21STomi Valkeinen {
2111f7018c21STomi Valkeinen 	char *this_opt;
2112f7018c21STomi Valkeinen 
2113f7018c21STomi Valkeinen 	NVTRACE_ENTER();
2114f7018c21STomi Valkeinen 	if (!options || !*options)
2115f7018c21STomi Valkeinen 		return 0;
2116f7018c21STomi Valkeinen 
2117f7018c21STomi Valkeinen 	while ((this_opt = strsep(&options, ",")) != NULL) {
2118f7018c21STomi Valkeinen 		if (!strncmp(this_opt, "forceCRTC", 9)) {
2119f7018c21STomi Valkeinen 			char *p;
2120f7018c21STomi Valkeinen 
2121f7018c21STomi Valkeinen 			p = this_opt + 9;
2122f7018c21STomi Valkeinen 			if (!*p || !*(++p)) continue;
2123f7018c21STomi Valkeinen 			forceCRTC = *p - '0';
2124f7018c21STomi Valkeinen 			if (forceCRTC < 0 || forceCRTC > 1)
2125f7018c21STomi Valkeinen 				forceCRTC = -1;
2126f7018c21STomi Valkeinen 		} else if (!strncmp(this_opt, "flatpanel", 9)) {
2127f7018c21STomi Valkeinen 			flatpanel = 1;
2128f7018c21STomi Valkeinen 		} else if (!strncmp(this_opt, "backlight:", 10)) {
2129f7018c21STomi Valkeinen 			backlight = simple_strtoul(this_opt+10, NULL, 0);
2130f7018c21STomi Valkeinen 		} else if (!strncmp(this_opt, "nomtrr", 6)) {
2131f7018c21STomi Valkeinen 			nomtrr = 1;
2132f7018c21STomi Valkeinen 		} else if (!strncmp(this_opt, "strictmode", 10)) {
2133f7018c21STomi Valkeinen 			strictmode = 1;
2134f7018c21STomi Valkeinen 		} else if (!strncmp(this_opt, "noaccel", 7)) {
2135f7018c21STomi Valkeinen 			noaccel = 1;
2136f7018c21STomi Valkeinen 		} else
2137f7018c21STomi Valkeinen 			mode_option = this_opt;
2138f7018c21STomi Valkeinen 	}
2139f7018c21STomi Valkeinen 	NVTRACE_LEAVE();
2140f7018c21STomi Valkeinen 	return 0;
2141f7018c21STomi Valkeinen }
2142f7018c21STomi Valkeinen #endif /* !MODULE */
2143f7018c21STomi Valkeinen 
2144f7018c21STomi Valkeinen static struct pci_driver rivafb_driver = {
2145f7018c21STomi Valkeinen 	.name		= "rivafb",
2146f7018c21STomi Valkeinen 	.id_table	= rivafb_pci_tbl,
2147f7018c21STomi Valkeinen 	.probe		= rivafb_probe,
2148f7018c21STomi Valkeinen 	.remove		= rivafb_remove,
2149f7018c21STomi Valkeinen };
2150f7018c21STomi Valkeinen 
2151f7018c21STomi Valkeinen 
2152f7018c21STomi Valkeinen 
2153f7018c21STomi Valkeinen /* ------------------------------------------------------------------------- *
2154f7018c21STomi Valkeinen  *
2155f7018c21STomi Valkeinen  * modularization
2156f7018c21STomi Valkeinen  *
2157f7018c21STomi Valkeinen  * ------------------------------------------------------------------------- */
2158f7018c21STomi Valkeinen 
rivafb_init(void)2159f7018c21STomi Valkeinen static int rivafb_init(void)
2160f7018c21STomi Valkeinen {
2161f7018c21STomi Valkeinen #ifndef MODULE
2162f7018c21STomi Valkeinen 	char *option = NULL;
21630ba2fa8cSThomas Zimmermann #endif
2164f7018c21STomi Valkeinen 
21650ba2fa8cSThomas Zimmermann 	if (fb_modesetting_disabled("rivafb"))
21660ba2fa8cSThomas Zimmermann 		return -ENODEV;
21670ba2fa8cSThomas Zimmermann 
21680ba2fa8cSThomas Zimmermann #ifndef MODULE
2169f7018c21STomi Valkeinen 	if (fb_get_options("rivafb", &option))
2170f7018c21STomi Valkeinen 		return -ENODEV;
2171f7018c21STomi Valkeinen 	rivafb_setup(option);
2172f7018c21STomi Valkeinen #endif
2173f7018c21STomi Valkeinen 	return pci_register_driver(&rivafb_driver);
2174f7018c21STomi Valkeinen }
2175f7018c21STomi Valkeinen 
2176f7018c21STomi Valkeinen 
2177f7018c21STomi Valkeinen module_init(rivafb_init);
2178f7018c21STomi Valkeinen 
rivafb_exit(void)2179f7018c21STomi Valkeinen static void __exit rivafb_exit(void)
2180f7018c21STomi Valkeinen {
2181f7018c21STomi Valkeinen 	pci_unregister_driver(&rivafb_driver);
2182f7018c21STomi Valkeinen }
2183f7018c21STomi Valkeinen 
2184f7018c21STomi Valkeinen module_exit(rivafb_exit);
2185f7018c21STomi Valkeinen 
2186f7018c21STomi Valkeinen module_param(noaccel, bool, 0);
2187f7018c21STomi Valkeinen MODULE_PARM_DESC(noaccel, "bool: disable acceleration");
2188f7018c21STomi Valkeinen module_param(flatpanel, int, 0);
2189f7018c21STomi Valkeinen MODULE_PARM_DESC(flatpanel, "Enables experimental flat panel support for some chipsets. (0 or 1=enabled) (default=0)");
2190f7018c21STomi Valkeinen module_param(forceCRTC, int, 0);
2191f7018c21STomi Valkeinen MODULE_PARM_DESC(forceCRTC, "Forces usage of a particular CRTC in case autodetection fails. (0 or 1) (default=autodetect)");
2192f7018c21STomi Valkeinen module_param(nomtrr, bool, 0);
2193f7018c21STomi Valkeinen MODULE_PARM_DESC(nomtrr, "Disables MTRR support (0 or 1=disabled) (default=0)");
2194f7018c21STomi Valkeinen module_param(strictmode, bool, 0);
2195f7018c21STomi Valkeinen MODULE_PARM_DESC(strictmode, "Only use video modes from EDID");
2196f7018c21STomi Valkeinen 
2197f7018c21STomi Valkeinen MODULE_AUTHOR("Ani Joshi, maintainer");
2198f7018c21STomi Valkeinen MODULE_DESCRIPTION("Framebuffer driver for nVidia Riva 128, TNT, TNT2, and the GeForce series");
2199f7018c21STomi Valkeinen MODULE_LICENSE("GPL");
2200