Searched refs:gpio_mask (Results 1 – 2 of 2) sorted by relevance
433 u_int32_t gpio_mask; in ar9300_gpio_set_intr() local458 gpio_mask = (1 << AH_PRIVATE(ah)->ah_caps.halNumGpioPins) - 1; in ar9300_gpio_set_intr()470 field_val = (reg_val >> shifts[i]) & gpio_mask; in ar9300_gpio_set_intr()497 field_val = (reg_val >> shifts[i]) & gpio_mask; in ar9300_gpio_set_intr()516 u_int32_t gpio_mask; in ar9300_gpio_set_polarity() local518 gpio_mask = (1 << AH_PRIVATE(ah)->ah_caps.halNumGpioPins) - 1; in ar9300_gpio_set_polarity()519 OS_REG_WRITE(ah, AR_HOSTIF_REG(ah, AR_GPIO_INTR_POL), gpio_mask & pol_map); in ar9300_gpio_set_polarity()
607 uint32_t gpio_mask = (1 << gpio_shift); in bnx2x_gpio_read() local619 return ((gpio_reg & gpio_mask) == gpio_mask) ? 1 : 0; in bnx2x_gpio_read()632 uint32_t gpio_mask = (1 << gpio_shift); in bnx2x_gpio_write() local648 gpio_reg &= ~(gpio_mask << MISC_REGISTERS_GPIO_FLOAT_POS); in bnx2x_gpio_write()649 gpio_reg |= (gpio_mask << MISC_REGISTERS_GPIO_CLR_POS); in bnx2x_gpio_write()654 gpio_reg &= ~(gpio_mask << MISC_REGISTERS_GPIO_FLOAT_POS); in bnx2x_gpio_write()655 gpio_reg |= (gpio_mask << MISC_REGISTERS_GPIO_SET_POS); in bnx2x_gpio_write()660 gpio_reg |= (gpio_mask << MISC_REGISTERS_GPIO_FLOAT_POS); in bnx2x_gpio_write()728 uint32_t gpio_mask = (1 << gpio_shift); in bnx2x_gpio_int_write() local745 gpio_reg |= (gpio_mask << MISC_REGISTERS_GPIO_INT_CLR_POS); in bnx2x_gpio_int_write()[all …]